CHOKE
パワーチップインダクタ
Power Chip Inductors
LPC
■構造図ꢀConstruction
③�
②�
①�
②�
④�
①�
①ꢀフェライトコアꢀꢀ Ferrite core�
②ꢀセラミック ꢀ Ceramic substrate�
③ꢀマグネットワイヤꢀ Magnet wire�
④ꢀ電極 ꢀ Electrodeꢀ�
�
■特長ꢀFeatures
■品名構成ꢀType Designation
例ꢀExample
●
独自の構造、巻線技術により、低直
流抵抗、高許容電流を実現
しました。
LPC4045
TE
221
K
●
●
●
●
面
実装タイプで、自動搭載に対応します。
はんだ付け性、耐環境性に優れています。
リフローはんだ付けに対応します。
Low DC resistance and high allowable current are provided by the
original construction and wiring technology.
Automatic surface mounting is applicable.
公称インダクタンス インダクタンス許容差
品ꢀ名
Product
Code
二次加工
Taping
Nominal
Inductance
Inductance
Tolerance
3digits
(単位:μH)
(Unit:μH)
K:±10%
M:±20%
N:±30%
LPC4045
LPC9040
LPC10065
LPC12065
TE:テーピング
TE:Taping
空欄:バルク
Nil:Bulk
●
●
●
Excellent solderability and endurance environment.
Suitable for reflow soldering.
テーピングの詳細については巻末のAPPENDIX Cを参照して下さい。
For further informations of taping, please refer to APPENDIX C on the back pages.
■外形寸法ꢀDimensions(mm)
LPC4045、LPC10065、LPC12065
LPC9040
E
4.9Max.
D
B
1.8±0.2
A
B
C±0.2
4.5
D±0.2
E
F
LPC4045 φ4.0±0.2 4.3±0.2
LPC10065φ10.0±0.2 7.5 Max.
LPC12065φ12.0±0.2 7.5 Max.
3
8
(3.5) 1.0±0.3
(9.0) 2.5±0.2
(11.0) 3.7±0.3
10.4
12.4
10
■性能ꢀPerformance
試験項目
試験方法
規格値
Test Characteristics
Test Methods
Performance Requirement
高温放置
High temp. exposure
+85℃,500h
±5%
±5%
±5%
低温放置
Low temp. exposure
-40℃,500h
耐湿放置
Moisture exposure
+40℃,90%~95%RH、500h
-40℃(30min.)/+85℃(30min.),100cycles
温度サイクル
Temperature cycling
±5%
本カタログに掲載の仕様は予告なく変更する場合があります。御注文及び御使用前に、納入仕様書などで内容を御確認下さい。
Specifications given herein may be changed at any time without prior notice. Please confirm technical specifications before you order and/or use.