5秒后页面跳转
ISPLSI2032-80LJ44 PDF预览

ISPLSI2032-80LJ44

更新时间: 2024-11-14 15:35:35
品牌 Logo 应用领域
莱迪思 - LATTICE 时钟输入元件可编程逻辑
页数 文件大小 规格书
19页 603K
描述
EE PLD, 24ns, 32-Cell, CMOS, PQCC44, PLASTIC, LCC-44

ISPLSI2032-80LJ44 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
零件包装代码:LCC包装说明:PLASTIC, LCC-44
针数:44Reach Compliance Code:not_compliant
ECCN代码:EAR99HTS代码:8542.39.00.01
风险等级:5.78其他特性:8 GLBS; 32 MACROCELLS 3 EXTERNAL CLOCKS; SYNCHRONOUS & ASYNCHRONOUS CLOCKS
最大时钟频率:57 MHz系统内可编程:YES
JESD-30 代码:S-PQCC-J44JTAG BST:NO
长度:16.5862 mm专用输入次数:2
I/O 线路数量:32宏单元数:32
端子数量:44最高工作温度:70 °C
最低工作温度:组织:2 DEDICATED INPUTS, 32 I/O
输出函数:MACROCELL封装主体材料:PLASTIC/EPOXY
封装代码:QCCJ封装等效代码:LDCC44,.7SQ
封装形状:SQUARE封装形式:CHIP CARRIER
电源:5 V可编程逻辑类型:EE PLD
传播延迟:24 ns认证状态:Not Qualified
座面最大高度:4.57 mm子类别:Programmable Logic Devices
最大供电电压:5.25 V最小供电电压:4.75 V
标称供电电压:5 V表面贴装:YES
技术:CMOS温度等级:COMMERCIAL
端子形式:J BEND端子节距:1.27 mm
端子位置:QUAD宽度:16.5862 mm
Base Number Matches:1

ISPLSI2032-80LJ44 数据手册

 浏览型号ISPLSI2032-80LJ44的Datasheet PDF文件第2页浏览型号ISPLSI2032-80LJ44的Datasheet PDF文件第3页浏览型号ISPLSI2032-80LJ44的Datasheet PDF文件第4页浏览型号ISPLSI2032-80LJ44的Datasheet PDF文件第5页浏览型号ISPLSI2032-80LJ44的Datasheet PDF文件第6页浏览型号ISPLSI2032-80LJ44的Datasheet PDF文件第7页 

与ISPLSI2032-80LJ44相关器件

型号 品牌 获取价格 描述 数据表
ISPLSI2032-80LJI LATTICE

获取价格

In-System Programmable High Density PLD
ISPLSI2032-80LT LATTICE

获取价格

EE PLD, 24ns, 32-Cell, CMOS, PQFP48, TQFP-48
ISPLSI2032-80LT44 LATTICE

获取价格

In-System Programmable High Density PLD
ISPLSI2032-80LT44I LATTICE

获取价格

In-System Programmable High Density PLD
ISPLSI2032-80LT48 LATTICE

获取价格

In-System Programmable High Density PLD
ISPLSI2032-80LT48I LATTICE

获取价格

In-System Programmable High Density PLD
ISPLSI2032-80LTI LATTICE

获取价格

EE PLD, 18.5ns, CMOS, PQFP48, 7 X 7 MM, TQFP-48
ISPLSI2032A LATTICE

获取价格

In-System Programmable High Density PLD
ISPLSI2032A-110LJ LATTICE

获取价格

In-System Programmable High Density PLD
ISPLSI2032A-110LJI LATTICE

获取价格

In-System Programmable High Density PLD