5秒后页面跳转
GS8662Q07BD-300T PDF预览

GS8662Q07BD-300T

更新时间: 2024-01-22 23:28:41
品牌 Logo 应用领域
GSI 时钟双倍数据速率静态存储器内存集成电路
页数 文件大小 规格书
28页 390K
描述
DDR SRAM, 8MX8, 0.45ns, CMOS, PBGA165, 13 X 15 MM, 1 MM PITCH, FPBGA-165

GS8662Q07BD-300T 技术参数

是否无铅: 含铅是否Rohs认证: 不符合
生命周期:Active零件包装代码:BGA
包装说明:LBGA, BGA165,11X15,40针数:165
Reach Compliance Code:compliantECCN代码:3A991.B.2.B
HTS代码:8542.32.00.41风险等级:5.47
最长访问时间:0.45 ns其他特性:PIPELINED ARCHITECTURE
最大时钟频率 (fCLK):300 MHzI/O 类型:SEPARATE
JESD-30 代码:R-PBGA-B165JESD-609代码:e0
长度:15 mm内存密度:67108864 bit
内存集成电路类型:DDR SRAM内存宽度:8
功能数量:1端子数量:165
字数:8388608 words字数代码:8000000
工作模式:SYNCHRONOUS最高工作温度:70 °C
最低工作温度:组织:8MX8
输出特性:3-STATE封装主体材料:PLASTIC/EPOXY
封装代码:LBGA封装等效代码:BGA165,11X15,40
封装形状:RECTANGULAR封装形式:GRID ARRAY, LOW PROFILE
并行/串行:PARALLEL峰值回流温度(摄氏度):NOT SPECIFIED
电源:1.5/1.8,1.8 V认证状态:Not Qualified
座面最大高度:1.4 mm最大待机电流:0.255 A
最小待机电流:1.7 V子类别:SRAMs
最大压摆率:0.85 mA最大供电电压 (Vsup):1.9 V
最小供电电压 (Vsup):1.7 V标称供电电压 (Vsup):1.8 V
表面贴装:YES技术:CMOS
温度等级:COMMERCIAL端子面层:Tin/Lead (Sn/Pb)
端子形式:BALL端子节距:1 mm
端子位置:BOTTOM处于峰值回流温度下的最长时间:NOT SPECIFIED
宽度:13 mmBase Number Matches:1

GS8662Q07BD-300T 数据手册

 浏览型号GS8662Q07BD-300T的Datasheet PDF文件第3页浏览型号GS8662Q07BD-300T的Datasheet PDF文件第4页浏览型号GS8662Q07BD-300T的Datasheet PDF文件第5页浏览型号GS8662Q07BD-300T的Datasheet PDF文件第7页浏览型号GS8662Q07BD-300T的Datasheet PDF文件第8页浏览型号GS8662Q07BD-300T的Datasheet PDF文件第9页 
GS8662Q07/10/19/37BD-357/333/300/250/200  
Pin Description Table  
Symbol  
Description  
Synchronous Address Inputs  
Synchronous Read  
Type  
Input  
Input  
Input  
Input  
Comments  
SA  
R
W
Active Low  
Active Low  
Active Low  
Synchronous Write  
BW0–BW3  
Synchronous Byte Writes  
Active Low  
(x8 only)  
NW0–NW1  
Synchronous Nybble Writes  
Input  
K
Input Clock  
Input Clock  
Input  
Input  
Active High  
K
Active Low  
TMS  
TDI  
TCK  
TDO  
VREF  
Test Mode Select  
Input  
Test Data Input  
Input  
Test Clock Input  
Input  
Test Data Output  
Output  
Input  
HSTL Input Reference Voltage  
Output Impedance Matching Input  
Synchronous Data Outputs  
Synchronous Data Inputs  
Disable DLL when low  
Output Echo Clock  
ZQ  
Qn  
Input  
Output  
Input  
Dn  
Active Low  
Input  
Doff  
CQ  
CQ  
VDD  
Output  
Output  
Supply  
Output Echo Clock  
Power Supply  
1.8 V Nominal  
VDDQ  
VSS  
Isolated Output Buffer Supply  
Supply  
1.8 V or 1.5 V Nominal  
Power Supply: Ground  
Q Valid Output  
Supply  
Output  
Input  
QVLD  
ODT  
Active High  
On-Die Termination  
No Connect  
NC  
Notes:  
1. NC = Not Connected to die or any other pin  
2. When ZQ pin is directly connected to V , output impedance is set to minimum value and it cannot be connected to ground or left  
DDQ  
unconnected.  
3. K and K cannot be set to V  
voltage.  
REF  
Rev: 1.02b 11/2011  
6/28  
© 2011, GSI Technology  
Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.  

与GS8662Q07BD-300T相关器件

型号 品牌 描述 获取价格 数据表
GS8662Q07BD-333 GSI JEDEC-standard pinout and package

获取价格

GS8662Q07BD-333I GSI JEDEC-standard pinout and package

获取价格

GS8662Q07BD-357 GSI 72Mb SigmaQuad-IITM Burst of 2 SRAM

获取价格

GS8662Q07BD-357I GSI DDR SRAM, 8MX8, 0.45ns, CMOS, PBGA165, 13 X 15 MM, 1 MM PITCH, FPBGA-165

获取价格

GS8662Q07BD-357IT GSI DDR SRAM, 8MX8, 0.45ns, CMOS, PBGA165, 13 X 15 MM, 1 MM PITCH, FPBGA-165

获取价格

GS8662Q07BGD-200 GSI 72Mb SigmaQuad-IITM Burst of 2 SRAM

获取价格