5秒后页面跳转
GAL22V10-25LP PDF预览

GAL22V10-25LP

更新时间: 2024-09-21 20:34:55
品牌 Logo 应用领域
莱迪思 - LATTICE 时钟输入元件光电二极管可编程逻辑
页数 文件大小 规格书
6页 209K
描述
EE PLD, 25ns, PAL-Type, CMOS, PDIP24, PLASTIC, DIP-24

GAL22V10-25LP 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
零件包装代码:DIP包装说明:DIP, DIP24,.3
针数:24Reach Compliance Code:not_compliant
ECCN代码:EAR99HTS代码:8542.39.00.01
风险等级:5.72其他特性:10 MACROCELLS; 1 EXTERNAL CLOCK; REGISTER PRELOAD; SHARED INPUT/CLOCK
架构:PAL-TYPE最大时钟频率:33.3 MHz
JESD-30 代码:R-PDIP-T24JESD-609代码:e0
长度:31.855 mm专用输入次数:11
I/O 线路数量:10输入次数:22
输出次数:10产品条款数:132
端子数量:24最高工作温度:75 °C
最低工作温度:组织:11 DEDICATED INPUTS, 10 I/O
输出函数:MACROCELL封装主体材料:PLASTIC/EPOXY
封装代码:DIP封装等效代码:DIP24,.3
封装形状:RECTANGULAR封装形式:IN-LINE
电源:5 V可编程逻辑类型:EE PLD
传播延迟:25 ns认证状态:Not Qualified
座面最大高度:4.57 mm子类别:Programmable Logic Devices
最大供电电压:5.25 V最小供电电压:4.75 V
标称供电电压:5 V表面贴装:NO
技术:CMOS温度等级:COMMERCIAL EXTENDED
端子面层:Tin/Lead (Sn85Pb15)端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
宽度:7.62 mmBase Number Matches:1

GAL22V10-25LP 数据手册

 浏览型号GAL22V10-25LP的Datasheet PDF文件第2页浏览型号GAL22V10-25LP的Datasheet PDF文件第3页浏览型号GAL22V10-25LP的Datasheet PDF文件第4页浏览型号GAL22V10-25LP的Datasheet PDF文件第5页浏览型号GAL22V10-25LP的Datasheet PDF文件第6页 

与GAL22V10-25LP相关器件

型号 品牌 获取价格 描述 数据表
GAL22V10-25LPB LATTICE

获取价格

EE PLD, 25ns, CMOS, PDIP24, SKINNY, PLASTIC, DIP-24
GAL22V10-25LPI LATTICE

获取价格

EE PLD, 25ns, PAL-Type, CMOS, PDIP24, PLASTIC, DIP-24
GAL22V10-25LR/883 ETC

获取价格

ASIC
GAL22V10-25LVC NSC

获取价格

GENERIC ARRAY LOGIC
GAL22V10-25LVI NSC

获取价格

GENERIC ARRAY LOGIC
GAL22V10-25LVM NSC

获取价格

GENERIC ARRAY LOGIC
GAL22V10-25P ETC

获取价格

ASIC
GAL22V10-30 NSC

获取价格

GENERIC ARRAY LOGIC
GAL22V10-30LD/883 ETC

获取价格

ASIC
GAL22V10-30LD/883C LATTICE

获取价格

EE PLD, 30ns, PAL-Type, CMOS, CDIP24, CERDIP-24