5秒后页面跳转
GAL20V8A-20JM PDF预览

GAL20V8A-20JM

更新时间: 2024-11-08 20:59:19
品牌 Logo 应用领域
德州仪器 - TI 时钟输入元件可编程逻辑
页数 文件大小 规格书
4页 116K
描述
EE PLD, 20ns, CDIP24, CERAMIC, DIP-24

GAL20V8A-20JM 技术参数

是否无铅: 含铅是否Rohs认证: 不符合
生命周期:Obsolete零件包装代码:DIP
包装说明:DIP, DIP24,.3针数:24
Reach Compliance Code:unknownECCN代码:3A001.A.2.C
HTS代码:8542.39.00.01风险等级:5.72
其他特性:POWER-UP RESET; REGISTER PRELOAD架构:PAL-TYPE
最大时钟频率:33.3 MHzJESD-30 代码:R-GDIP-T24
JESD-609代码:e0专用输入次数:12
I/O 线路数量:8输入次数:20
输出次数:8产品条款数:64
端子数量:24最高工作温度:125 °C
最低工作温度:-55 °C组织:12 DEDICATED INPUTS, 8 I/O
输出函数:MACROCELL封装主体材料:CERAMIC, GLASS-SEALED
封装代码:DIP封装等效代码:DIP24,.3
封装形状:RECTANGULAR封装形式:IN-LINE
峰值回流温度(摄氏度):NOT SPECIFIED电源:5 V
可编程逻辑类型:EE PLD传播延迟:20 ns
认证状态:Not Qualified座面最大高度:5.715 mm
子类别:Programmable Logic Devices最大供电电压:5.5 V
最小供电电压:4.5 V标称供电电压:5 V
表面贴装:NO技术:CMOS
温度等级:MILITARY端子面层:Tin/Lead (Sn/Pb)
端子形式:THROUGH-HOLE端子节距:2.54 mm
端子位置:DUAL处于峰值回流温度下的最长时间:NOT SPECIFIED
宽度:7.62 mmBase Number Matches:1

GAL20V8A-20JM 数据手册

 浏览型号GAL20V8A-20JM的Datasheet PDF文件第2页浏览型号GAL20V8A-20JM的Datasheet PDF文件第3页浏览型号GAL20V8A-20JM的Datasheet PDF文件第4页 

与GAL20V8A-20JM相关器件

型号 品牌 获取价格 描述 数据表
GAL20V8A-20L NSC

获取价格

Generic Array Logic
GAL20V8A-20LD/883 LATTICE

获取价格

EE PLD, 20ns, PAL-Type, CMOS, CDIP24, 0.300 INCH, CERDIP-24
GAL20V8A20LDI ETC

获取价格

ASIC
GAL20V8A-20LDM ETC

获取价格

Electrically-Erasable PLD
GAL20V8A-20LJ LATTICE

获取价格

EE PLD, 20ns, PAL-Type, CMOS, PQCC28,
GAL20V8A-20LJC NSC

获取价格

Generic Array Logic
GAL20V8A-20LJI NSC

获取价格

Generic Array Logic
GAL20V8A-20LJIB LATTICE

获取价格

EE PLD, 20ns, CMOS, PQCC28, PLASTIC, LCC-28
GAL20V8A-20LJM NSC

获取价格

Generic Array Logic
GAL20V8A-20LJM TI

获取价格

EE PLD, 20ns, CDIP24, CERAMIC, DIP-24