5秒后页面跳转
EP910JMB-40 PDF预览

EP910JMB-40

更新时间: 2024-11-14 19:56:27
品牌 Logo 应用领域
阿尔特拉 - ALTERA 时钟
页数 文件大小 规格书
4页 353K
描述
Programmable Logic Device, 43ns, PAL-Type, CMOS, CQCC44

EP910JMB-40 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
包装说明:QCCJ, LDCC44,.7SQReach Compliance Code:unknown
风险等级:5.92架构:PAL-TYPE
最大时钟频率:25 MHzJESD-30 代码:S-XQCC-J44
JESD-609代码:e0输入次数:36
输出次数:24产品条款数:240
端子数量:44最高工作温度:125 °C
最低工作温度:-55 °C输出函数:MACROCELL
封装主体材料:CERAMIC封装代码:QCCJ
封装等效代码:LDCC44,.7SQ封装形状:SQUARE
封装形式:CHIP CARRIER电源:5 V
传播延迟:43 ns子类别:Programmable Logic Devices
标称供电电压:5 V表面贴装:YES
技术:CMOS温度等级:MILITARY
端子面层:Tin/Lead (Sn/Pb)端子形式:J BEND
端子节距:1.27 mm端子位置:QUAD
Base Number Matches:1

EP910JMB-40 数据手册

 浏览型号EP910JMB-40的Datasheet PDF文件第2页浏览型号EP910JMB-40的Datasheet PDF文件第3页浏览型号EP910JMB-40的Datasheet PDF文件第4页 

与EP910JMB-40相关器件

型号 品牌 获取价格 描述 数据表
EP910LC-30 ROCHESTER

获取价格

HIGH PERFORMANCE EPLD with a 24-macrocell array design 40 pin DIP
EP910LC-30T ROCHESTER

获取价格

HIGH PERFORMANCE EPLD with a 24-macrocell array design 40 pin DIP
EP910LC-35 ETC

获取价格

UV-Erasable/OTP PLD
EP910LC-35H ROCHESTER

获取价格

HIGH PERFORMANCE EPLD with a 24-macrocell array design 40 pin DIP
EP910LC-40 ETC

获取价格

UV-Erasable/OTP PLD
EP910LC44-30 ALTERA

获取价格

OT PLD, 33ns, PAL-Type, CMOS, PQCC44, PLASTIC, LCC-44
EP910LC44-30T ALTERA

获取价格

OT PLD, 33ns, PAL-Type, CMOS, PQCC44, PLASTIC, LCC-44
EP910LC44-35 ALTERA

获取价格

OT PLD, 38ns, PAL-Type, CMOS, PQCC44, PLASTIC, LCC-44
EP910LC44-40 ALTERA

获取价格

OT PLD, 43ns, PAL-Type, CMOS, PQCC44, PLASTIC, LCC-44
EP910LI-15 ALTERA

获取价格

OT PLD, PQCC44, PLASTIC, LCC-44