5秒后页面跳转
EP20K1500EFC1020-2 PDF预览

EP20K1500EFC1020-2

更新时间: 2024-11-07 18:09:19
品牌 Logo 应用领域
阿尔特拉 - ALTERA 时钟LTE输入元件可编程逻辑
页数 文件大小 规格书
92页 1260K
描述
Loadable PLD, CMOS, PBGA1020, 33 X 33 MM, 1 MM PITCH, FINE LINE, BGA-1020

EP20K1500EFC1020-2 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
零件包装代码:BGA包装说明:HBGA, BGA1020,32X32,40
针数:1020Reach Compliance Code:compliant
ECCN代码:3A001.A.7.AHTS代码:8542.39.00.01
风险等级:5.78Is Samacsys:N
最大时钟频率:160 MHzJESD-30 代码:S-PBGA-B1020
JESD-609代码:e0长度:33 mm
湿度敏感等级:3专用输入次数:4
I/O 线路数量:808输入次数:808
逻辑单元数量:51840输出次数:808
端子数量:1020最高工作温度:85 °C
最低工作温度:组织:4 DEDICATED INPUTS, 808 I/O
输出函数:MACROCELL封装主体材料:PLASTIC/EPOXY
封装代码:HBGA封装等效代码:BGA1020,32X32,40
封装形状:SQUARE封装形式:GRID ARRAY, HEAT SINK/SLUG
峰值回流温度(摄氏度):220电源:1.8,2.5,3.3 V
可编程逻辑类型:LOADABLE PLD认证状态:Not Qualified
座面最大高度:3.5 mm子类别:Field Programmable Gate Arrays
最大供电电压:2.625 V最小供电电压:2.375 V
标称供电电压:2.5 V表面贴装:YES
技术:CMOS温度等级:OTHER
端子面层:Tin/Lead (Sn/Pb)端子形式:BALL
端子节距:1 mm端子位置:BOTTOM
处于峰值回流温度下的最长时间:NOT SPECIFIED宽度:33 mm
Base Number Matches:1

EP20K1500EFC1020-2 数据手册

 浏览型号EP20K1500EFC1020-2的Datasheet PDF文件第2页浏览型号EP20K1500EFC1020-2的Datasheet PDF文件第3页浏览型号EP20K1500EFC1020-2的Datasheet PDF文件第4页浏览型号EP20K1500EFC1020-2的Datasheet PDF文件第5页浏览型号EP20K1500EFC1020-2的Datasheet PDF文件第6页浏览型号EP20K1500EFC1020-2的Datasheet PDF文件第7页 
APEX 20K  
Programmable Logic  
Device Family  
®
January 2001, ver. 3.3  
Data Sheet  
Industrys first programmable logic device (PLD) incorporating  
system-on-a-programmable-chip integration  
Features...  
MultiCoreTM architecture integrating look-up table (LUT) logic,  
product-term logic, and embedded memory  
LUT logic used for register-intensive functions  
Embedded system block (ESB) used to implement memory  
functions, including first-in first-out (FIFO) buffers, dual-port  
RAM, and content-addressable memory (CAM)  
ESB implementation of product-term logic used for  
combinatorial-intensive functions  
Preliminary  
Information  
High density  
30,000 to 1.5 million typical gates (see Tables 1 and 2)  
Up to 51,840 logic elements (LEs)  
Up to 442,368 RAM bits that can be used without reducing  
available logic  
Up to 3,456 product-term-based macrocells  
Table 1. APEX 20K Device Features  
Note (1)  
Feature  
EP20K30E EP20K60E EP20K100 EP20K100E EP20K160E EP20K200  
EP20K200E  
Maximum  
system  
gates  
113,000  
30,000  
162,000  
60,000  
263,000  
100,000  
263,000  
404,000  
526,000  
526,000  
Typical  
gates  
100,000  
160,000  
200,000  
200,000  
LEs  
1,200  
12  
2,560  
16  
4,160  
26  
4,160  
26  
6,400  
40  
8,320  
52  
8,320  
52  
ESBs  
Maximum  
RAM bits  
24,576  
32,768  
53,248  
53,248  
81,920  
106,496  
106,496  
Maximum  
192  
128  
256  
196  
416  
252  
416  
246  
640  
316  
832  
382  
832  
376  
macrocells  
Maximum  
user I/O  
pins  
Altera Corporation  
1
A-DS-APEX20K-03.3  

与EP20K1500EFC1020-2相关器件

型号 品牌 获取价格 描述 数据表
EP20K1500EFC1020-2ES ETC

获取价格

FPGA
EP20K1500EFC1020-2X ALTERA

获取价格

Loadable PLD, CMOS, PBGA1020, 33 X 33 MM, 1 MM PITCH, FINE LINE, BGA-1020
EP20K1500EFC1020-3 ALTERA

获取价格

Loadable PLD, CMOS, PBGA1020, 33 X 33 MM, 1 MM PITCH, FINE LINE, BGA-1020
EP20K1500EFC1020-3ES ETC

获取价格

FPGA
EP20K1500EFC33-2 ALTERA

获取价格

Field Programmable Gate Array
EP20K1500EFC33-2V ALTERA

获取价格

Field Programmable Gate Array
EP20K1500EFI1020-1 ETC

获取价格

FPGA
EP20K1500EFI1020-1ES ETC

获取价格

FPGA
EP20K1500EFI1020-1X ETC

获取价格

FPGA
EP20K1500EFI1020-2 ETC

获取价格

FPGA