5秒后页面跳转
EP1830JC-20 PDF预览

EP1830JC-20

更新时间: 2024-10-30 15:45:59
品牌 Logo 应用领域
阿尔特拉 - ALTERA 可编程逻辑
页数 文件大小 规格书
4页 353K
描述
OT PLD, 22ns, 48-Cell, CMOS, CQCC68

EP1830JC-20 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
包装说明:QCCJ, LDCC68,1.0SQReach Compliance Code:unknown
风险等级:5.92其他特性:NO
系统内可编程:NOJESD-30 代码:S-XQCC-J68
JESD-609代码:e0JTAG BST:NO
宏单元数:48端子数量:68
最高工作温度:70 °C最低工作温度:
封装主体材料:CERAMIC封装代码:QCCJ
封装等效代码:LDCC68,1.0SQ封装形状:SQUARE
封装形式:CHIP CARRIER电源:5 V
可编程逻辑类型:OT PLD传播延迟:22 ns
认证状态:Not Qualified子类别:Programmable Logic Devices
标称供电电压:5 V表面贴装:YES
技术:CMOS温度等级:COMMERCIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:J BEND
端子节距:1.27 mm端子位置:QUAD
Base Number Matches:1

EP1830JC-20 数据手册

 浏览型号EP1830JC-20的Datasheet PDF文件第2页浏览型号EP1830JC-20的Datasheet PDF文件第3页浏览型号EP1830JC-20的Datasheet PDF文件第4页 

与EP1830JC-20相关器件

型号 品牌 获取价格 描述 数据表
EP1830JC-30 ALTERA

获取价格

OT PLD, 34ns, 48-Cell, CMOS, CQCC68
EP1830JI-30 ALTERA

获取价格

OT PLD, 34ns, 48-Cell, CMOS, CQCC68
EP1830LC-20 ALTERA

获取价格

暂无描述
EP1830LC-25 ALTERA

获取价格

OT PLD, 28ns, 48-Cell, CMOS, PQCC68, PLASTIC, LCC-68
EP1830LI-25 ALTERA

获取价格

OT PLD, 28ns, CMOS, PQCC68, PLASTIC, LCC-68
EP1830LI-30 ALTERA

获取价格

OT PLD, 34ns, 48-Cell, CMOS, PQCC68
EP18K20 VISHAY

获取价格

Fixed Resistor, Metal Foil, 0.1W, 18200ohm, 40V, 0.05% +/-Tol, 0906,
EP-191064-10-9 TE

获取价格

Label format - Old format order code cross reference
EP19821 PCA

获取价格

14 Pin DIP Passive Delay Lines
EP19821-RC PCA

获取价格

14 Pin DIP Passive Delay Lines