EFM32JG12 ファミリ・データ・シート
機能リスト
第1章 機能リスト
EFM32JG12 の主な特徴は以下の通りです。
• ARM Cortex-M3 CPU プラットフォーム
• 高性能 32 ビット・プロセッサ、最大 40 MHz
• メモリ保護ユニット
• 8 チャンネル DMA コントローラ
• 12 チャンネル・ペリフェラル・リフレックス・システム (PRS)
による内部機器とペリフェラルの自律性信号への対応
• 通信インターフェイス
• ウェイクアップ割り込みコントローラ
• 柔軟なエネルギー管理システム
• 4 × 汎用同期/非同期レシーバ/トランスミッタ
• UART/SPI/SmartCard (ISO 7816)/IrDA/I2S/LIN
• 64 μA/MHz、アクティブ・モード (EM0)
• トリプル・バッファ方式の全二重/半二重動作、フロー制
御付き
• 2.1 μA EM2 ディープ・スリープ電流(256 kB RAM 保持お
よび LFXO から RTCC を実行)
• 低エネルギー UART
• 1.5 μA EM2 ディープ・スリープ電流(16 kB RAM 保持およ
び LFRCO から RTCC を実行)
• ディープ・スリープ・モードでの DMA による自律的動作
2 × SMBus サポート付き I2C インターフェイス
• EM3 ストップ・モードでのアドレス認識
• 1.81 μA EM3 ストップ電流(状態/256 kB RAM 保持および
ULFRCO から CRYOTIMER を実行)
•
• 0.39 μA EM4H ハイバーネート・モード(128 バイトの RAM
保持)
• 超低消費電力かつ高精度のアナログ・ペリフェラル
• 12 ビット 1 Msps SAR アナログ・デジタル・コンバータ
(ADC)
• 最大 1024 kB のフラッシュ・プログラム・メモリ
• 書き込み中の読み出しが可能なデュアル・バンクを使用
• 最大 256 kB の RAM データ・メモリ
• 2 × アナログ・コンパレータ (ACMP)
• 2 × 12 ビット 500 ksps デジタル・アナログ・コンバー
タ (VDAC)
• 最大 65 個の汎用 I/O ピン
• プッシュプル、オープンドレイン、プルアップ/ダウン、入
力フィルタ、ドライブ強度を構成可能
• 3 × オペアンプ (OPAMP)
• デジタル・アナログ電流コンバータ (IDAC)
• ペリフェラルの I/O 場所を構成可能
• 非同期外部割込み
• マルチチャンネル静電容量式センス・インターフェイス
(CSEN)
• シャットオフ・モードから出力状態を保持してウェイクアッ
プ
• 最大 54 ピンをアナログ・チャンネル (APORT) に接続し、
アナログ・ペリフェラル間で共有
• ハードウェア暗号化
• 低エネルギー・センサー・インターフェイス (LESENSE)
• ディープ・スリープ・モードでの自律的なセンサー監視
• AES 128/256 ビット・キー
• ECC B/K163、B/K233、P192、P224、P256
• SHA-1 および SHA-2(SHA-224 および SHA-256)
• 真の乱数発生器 (TRNG)
• LC センサーや静電容量式タッチ・スイッチなど、幅広いセ
ンサーをサポート
• 最大 16 チャンネル
• 超高効率パワー・オン・リセット(POR)および電圧降下検出器
• デバッグ・インターフェイス
• セキュリティ管理ユニット (SMU)
• オンチップ・ペリフェラルへのきめ細かいアクセス・コント
ロール
• 2 ピン・シリアル・ワイヤ・デバッグ・インターフェイス
• 1 ピン・シリアル・ワイヤ・ビューワ
• JTAG(プログラミングのみ)
• タイマ/カウンタ
• 2 × 16 ビット・タイマ/カウンタ
•
3 または 4 コンペア/キャプチャ/PWM チャンネル
• エンベデット・トレース・マクロセル (ETM)
• 広範な動作範囲
• 2 × 32 ビット・タイマ/カウンタ
•
3 または 4 コンペア/キャプチャ/PWM チャンネル
• 1.8 V ~ 3.8 V の単一電源
• 1 × 32 ビット・リアルタイム・カウンタおよびカレンダー
• 統合 DC-DC、最小 1.8 V の出力と最大 200 mA の負荷電流
(システム用)
• 1 × 32 ビット超低エネルギー CRYOTIMER によるエネルギ
ー・モードからの定期的なウェイクアップ
• 標準(-40 °C ~ 85 °C TAMB)および拡張(-40 °C ~
125 °C TJ)温度グレードを利用可能
• 16 ビット低エネルギー・タイマによる波形生成
• 3 × 16 ビット・パルス・カウンタ、非同期オペレーション
可能
• パッケージ
• 7 mm × 7 mm QFN48
• 2 × 専用 RC 発振器付き監視タイマ
• 7 mm × 7 mm BGA125
• 事前プログラム済み UART ブートローダ
• ソフトウェア・フルサポート
• CMSIS レジスタ定義
• 低消費電力のハードウェア・アブストラクション・レイヤ
ー (HAL)
• ポータブルなソフトウェア・コンポーネント
• サードパーティ製ミドルウェア
• 無料で使用可能なサンプル・コード
silabs.com | Building a more connected world.
Rev. 1.2
|
2