5秒后页面跳转
CL3K-67140V-55 PDF预览

CL3K-67140V-55

更新时间: 2024-11-07 21:07:35
品牌 Logo 应用领域
TEMIC 静态存储器光电二极管内存集成电路
页数 文件大小 规格书
16页 837K
描述
Multi-Port SRAM, 1KX8, 55ns, CMOS, PDIP48,

CL3K-67140V-55 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
Reach Compliance Code:unknown风险等级:5.92
最长访问时间:55 nsI/O 类型:COMMON
JESD-30 代码:R-PDIP-T48JESD-609代码:e0
内存密度:8192 bit内存集成电路类型:MULTI-PORT SRAM
内存宽度:8端口数量:2
端子数量:48字数:1024 words
字数代码:1000工作模式:ASYNCHRONOUS
最高工作温度:70 °C最低工作温度:
组织:1KX8输出特性:3-STATE
封装主体材料:PLASTIC/EPOXY封装代码:DIP
封装等效代码:DIP48,.6封装形状:RECTANGULAR
封装形式:IN-LINE并行/串行:PARALLEL
电源:3.3 V认证状态:Not Qualified
最大待机电流:0.00001 A最小待机电流:2 V
子类别:SRAMs最大压摆率:0.07 mA
标称供电电压 (Vsup):3.3 V表面贴装:NO
技术:CMOS温度等级:COMMERCIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
Base Number Matches:1

CL3K-67140V-55 数据手册

 浏览型号CL3K-67140V-55的Datasheet PDF文件第2页浏览型号CL3K-67140V-55的Datasheet PDF文件第3页浏览型号CL3K-67140V-55的Datasheet PDF文件第4页浏览型号CL3K-67140V-55的Datasheet PDF文件第5页浏览型号CL3K-67140V-55的Datasheet PDF文件第6页浏览型号CL3K-67140V-55的Datasheet PDF文件第7页 

与CL3K-67140V-55相关器件

型号 品牌 获取价格 描述 数据表
CL3K-67140V-70 TEMIC

获取价格

Multi-Port SRAM, 1KX8, 70ns, CMOS, PDIP48,
CL3K-67142L-45 ETC

获取价格

x8 Dual-Port SRAM
CL3K-67142L-55 ETC

获取价格

x8 Dual-Port SRAM
CL3K-67142L-70 ETC

获取价格

x8 Dual-Port SRAM
CL3K-67142V-45 TEMIC

获取价格

Multi-Port SRAM, 2KX8, 45ns, CMOS, PDIP48,
CL3K-67142V-55 TEMIC

获取价格

Multi-Port SRAM, 2KX8, 55ns, CMOS, PDIP48,
CL3K-67142V-70 ETC

获取价格

x8 Dual-Port SRAM
CL3P-65664L-55 TEMIC

获取价格

Standard SRAM, 8KX8, 55ns, CMOS, PDIP28,
CL3P-65664L-55:D TEMIC

获取价格

Standard SRAM, 8KX8, 55ns, CMOS, PDIP28,
CL3P-65664L-55SHXXX:D TEMIC

获取价格

Standard SRAM, 8KX8, 55ns, CMOS, PDIP28,