5秒后页面跳转
CD74HCT75E PDF预览

CD74HCT75E

更新时间: 2024-02-09 18:00:06
品牌 Logo 应用领域
德州仪器 - TI 触发器锁存器
页数 文件大小 规格书
19页 430K
描述
Dual 2-Bit Bistable Transparent Latch

CD74HCT75E 技术参数

生命周期:Obsolete零件包装代码:TSSOP
包装说明:PLASTIC, TSSOP-16针数:16
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.7Is Samacsys:N
系列:HCTJESD-30 代码:R-PDSO-G16
长度:5 mm负载电容(CL):50 pF
逻辑集成电路类型:D LATCH最大I(ol):0.004 A
位数:2功能数量:2
端子数量:16最高工作温度:125 °C
最低工作温度:-55 °C输出极性:COMPLEMENTARY
封装主体材料:PLASTIC/EPOXY封装代码:TSSOP
封装等效代码:TSSOP16,.25封装形状:RECTANGULAR
封装形式:SMALL OUTLINE, THIN PROFILE, SHRINK PITCH包装方法:TAPE AND REEL
电源:5 VProp。Delay @ Nom-Sup:42 ns
传播延迟(tpd):42 ns认证状态:Not Qualified
座面最大高度:1.2 mm子类别:FF/Latches
最大供电电压 (Vsup):5.5 V最小供电电压 (Vsup):4.5 V
标称供电电压 (Vsup):5 V表面贴装:YES
技术:CMOS温度等级:MILITARY
端子形式:GULL WING端子节距:0.65 mm
端子位置:DUAL触发器类型:HIGH LEVEL
宽度:4.4 mmBase Number Matches:1

CD74HCT75E 数据手册

 浏览型号CD74HCT75E的Datasheet PDF文件第1页浏览型号CD74HCT75E的Datasheet PDF文件第2页浏览型号CD74HCT75E的Datasheet PDF文件第3页浏览型号CD74HCT75E的Datasheet PDF文件第5页浏览型号CD74HCT75E的Datasheet PDF文件第6页浏览型号CD74HCT75E的Datasheet PDF文件第7页 
CD54HC75, CD74HC75, CD54HCT75, CD74HCT75  
DC Electrical Specifications (Continued)  
TEST  
CONDITIONS  
o
o
o
o
o
25 C  
-40 C TO 85 C  
-55 C TO 125 C  
PARAMETER  
SYMBOL V (V)  
I
(mA)  
V
(V) MIN TYP MAX  
MIN  
MAX  
MIN  
MAX  
UNITS  
I
O
CC  
Quiescent Device  
Current  
I
V
GND  
or  
0
6
-
-
4
-
40  
-
80  
µA  
CC  
CC  
HCT TYPES  
High Level Input  
Voltage  
V
-
-
-
-
4.5 to  
5.5  
2
-
-
-
-
-
0.8  
-
2
-
-
0.8  
-
2
-
-
0.8  
-
V
V
V
IH  
Low Level Input  
Voltage  
V
4.5 to  
5.5  
IL  
High Level Output  
Voltage  
CMOS Loads  
V
V
or  
IH  
- 0.02  
-4  
4.5  
4.4  
4.4  
4.4  
OH  
V
IL  
High Level Output  
Voltage  
4.5  
3.98  
-
-
3.84  
-
3.7  
-
V
TTL Loads  
Low Level Output  
Voltage CMOS Loads  
V
V
V
or  
IH  
0.02  
4
4.5  
4.5  
-
-
-
-
0.1  
-
-
0.1  
-
-
0.1  
0.4  
V
V
OL  
IL  
Low Level Output  
Voltage  
0.26  
0.33  
TTL Loads  
Input Leakage  
Current  
I
V
and  
GND  
-
5.5  
5.5  
-
±0.1  
-
±1  
-
±1  
µA  
I
CC  
Quiescent Device  
Current  
I
V
or  
0
-
-
-
-
4
-
-
40  
-
-
80  
µA  
µA  
CC  
CC  
GND  
Additional Quiescent  
Device Current Per  
Input Pin: 1 Unit Load  
I  
CC  
(Note 2)  
V
4.5 to  
5.5  
100  
360  
450  
490  
CC  
- 2.1  
NOTE:  
2. For dual-supply systems theoretical worst case (V = 2.4V, V  
I
= 5.5V) specification is 1.8mA.  
CC  
HCT Input Loading Table  
INPUT  
D0, D1  
UNIT LOADS  
0.8  
1.2  
1E, 2E  
NOTE: Unit Load is I  
tions table, e.g., 360µA max at 25 C.  
limit specified in DC Electrical Specifica-  
CC  
o
Prerequisite For Switching Specifications  
o
o
o
o
o
25 C  
-40 C TO 85 C -55 C TO 125 C  
TEST  
V
CC  
PARAMETER  
HC TYPES  
SYMBOL CONDITIONS (V)  
MIN TYP MAX  
MIN  
MAX  
MIN  
MAX  
UNITS  
Pulse Width Enable Input  
t
-
-
2
80  
16  
14  
60  
12  
10  
-
-
-
-
-
-
-
-
-
-
-
-
100  
20  
17  
75  
15  
13  
-
-
-
-
-
-
120  
24  
20  
90  
18  
15  
-
-
-
-
-
-
ns  
ns  
ns  
ns  
ns  
ns  
W
4.5  
6
Setup Time D to Enable  
t
2
SU  
4.5  
6
4

与CD74HCT75E相关器件

型号 品牌 描述 获取价格 数据表
CD74HCT75EE4 TI Dual 2-Bit Bistable Transparent Latch

获取价格

CD74HCT75EN ETC Logic IC

获取价格

CD74HCT75EX RENESAS HCT SERIES, DUAL HIGH LEVEL TRIGGERED D LATCH, COMPLEMENTARY OUTPUT, PDIP16

获取价格

CD74HCT75F ETC Logic IC

获取价格

CD74HCT75H ETC 2-Bit D-Type Latch

获取价格

CD74HCT75M TI Dual 2-Bit Bistable Transparent Latch

获取价格