5秒后页面跳转
CD74HCT75E PDF预览

CD74HCT75E

更新时间: 2024-01-12 04:44:22
品牌 Logo 应用领域
德州仪器 - TI 触发器锁存器
页数 文件大小 规格书
19页 430K
描述
Dual 2-Bit Bistable Transparent Latch

CD74HCT75E 技术参数

生命周期:Obsolete零件包装代码:TSSOP
包装说明:PLASTIC, TSSOP-16针数:16
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.7Is Samacsys:N
系列:HCTJESD-30 代码:R-PDSO-G16
长度:5 mm负载电容(CL):50 pF
逻辑集成电路类型:D LATCH最大I(ol):0.004 A
位数:2功能数量:2
端子数量:16最高工作温度:125 °C
最低工作温度:-55 °C输出极性:COMPLEMENTARY
封装主体材料:PLASTIC/EPOXY封装代码:TSSOP
封装等效代码:TSSOP16,.25封装形状:RECTANGULAR
封装形式:SMALL OUTLINE, THIN PROFILE, SHRINK PITCH包装方法:TAPE AND REEL
电源:5 VProp。Delay @ Nom-Sup:42 ns
传播延迟(tpd):42 ns认证状态:Not Qualified
座面最大高度:1.2 mm子类别:FF/Latches
最大供电电压 (Vsup):5.5 V最小供电电压 (Vsup):4.5 V
标称供电电压 (Vsup):5 V表面贴装:YES
技术:CMOS温度等级:MILITARY
端子形式:GULL WING端子节距:0.65 mm
端子位置:DUAL触发器类型:HIGH LEVEL
宽度:4.4 mmBase Number Matches:1

CD74HCT75E 数据手册

 浏览型号CD74HCT75E的Datasheet PDF文件第1页浏览型号CD74HCT75E的Datasheet PDF文件第2页浏览型号CD74HCT75E的Datasheet PDF文件第4页浏览型号CD74HCT75E的Datasheet PDF文件第5页浏览型号CD74HCT75E的Datasheet PDF文件第6页浏览型号CD74HCT75E的Datasheet PDF文件第7页 
CD54HC75, CD74HC75, CD54HCT75, CD74HCT75  
Absolute Maximum Ratings  
Thermal Information  
DC Supply Voltage, V  
. . . . . . . . . . . . . . . . . . . . . . . . -0.5V to 7V  
Package Thermal Impedance, θ (see Note 1)  
JA  
CC  
DC Input Diode Current, I  
For V < -0.5V or V > V  
o
IK  
E (PDIP) package . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .67 C/W  
M (SOIC) package . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .73 C/W  
NS (SOP) package . . . . . . . . . . . . . . . . . . . . . . . . . . . . .64 C/W  
PW (TSSOP) package. . . . . . . . . . . . . . . . . . . . . . . . . .108 C/W  
o
+ 0.5V. . . . . . . . . . . . . . . . . . . . . .±20mA  
I
I
CC  
o
DC Drain Current, per Output, I  
O
o
For -0.5V < V < V  
+ 0.5V. . . . . . . . . . . . . . . . . . . . . . . . . .±25mA  
O
CC  
o
DC Output Diode Current, I  
OK  
For V < -0.5V or V > V  
Maximum Junction Temperature (Hermetic Package or Die) . . . 175 C  
Maximum Junction Temperature (Plastic Package) . . . . . . . . 150 C  
Maximum Storage Temperature Range . . . . . . . . . .-65 C to 150 C  
Maximum Lead Temperature (Soldering 10s). . . . . . . . . . . . . 300 C  
o
+ 0.5V . . . . . . . . . . . . . . . . . . . .±20mA  
O
O
CC  
o
o
DC Output Source or Sink Current per Output Pin, I  
O
o
For V > -0.5V or V < V  
+ 0.5V . . . . . . . . . . . . . . . . . . . .±25mA  
O
O
CC  
DC V  
or Ground Current, I  
. . . . . . . . . . . . . . . . . . . . . . . . .±50mA  
CC  
CC  
(SOIC - Lead Tips Only)  
Operating Conditions  
o
o
Temperature Range, T . . . . . . . . . . . . . . . . . . . . . . -55 C to 125 C  
A
Supply Voltage Range, V  
CC  
HC Types . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .2V to 6V  
HCT Types . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .4.5V to 5.5V  
DC Input or Output Voltage, V , V . . . . . . . . . . . . . . . . . 0V to V  
I
O
CC  
Input Rise and Fall Time  
2V . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1000ns (Max)  
4.5V. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 500ns (Max)  
6V . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 400ns (Max)  
CAUTION: Stresses above those listed in “Absolute Maximum Ratings” may cause permanent damage to the device. This is a stress only rating and operation  
of the device at these or any other conditions above those indicated in the operational sections of this specification is not implied.  
NOTE:  
1. The package thermal impedance is calculated in accordance with JESD 51-7.  
DC Electrical Specifications  
TEST  
CONDITIONS  
o
o
o
o
o
25 C  
-40 C TO 85 C  
-55 C TO 125 C  
PARAMETER  
HC TYPES  
SYMBOL V (V)  
I
(mA)  
V
(V) MIN TYP MAX  
MIN  
MAX  
MIN  
MAX  
UNITS  
I
O
CC  
High Level Input  
Voltage  
V
-
-
-
2
1.5  
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
1.5  
-
1.5  
-
-
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
µA  
IH  
4.5  
3.15  
-
-
3.15  
-
-
3.15  
6
2
4.2  
4.2  
4.2  
-
Low Level Input  
Voltage  
V
-
-
0.5  
1.35  
1.8  
-
-
0.5  
1.35  
1.8  
-
-
0.5  
1.35  
1.8  
-
IL  
4.5  
6
-
-
-
-
-
-
High Level Output  
Voltage  
CMOS Loads  
V
V
or  
-0.02  
2
1.9  
1.9  
1.9  
OH  
IH  
V
IL  
4.5  
6
4.4  
-
4.4  
-
4.4  
-
5.9  
-
5.9  
-
5.9  
-
High Level Output  
Voltage  
TTL Loads  
-
-
-
-
-
-
-
-
-4  
4.5  
6
3.98  
-
3.84  
-
3.7  
-
-5.2  
5.48  
-
5.34  
-
5.2  
-
Low Level Output  
Voltage  
CMOS Loads  
V
V
or  
0.02  
2
-
-
-
-
-
-
-
0.1  
0.1  
0.1  
-
-
-
-
-
-
-
-
0.1  
0.1  
0.1  
-
-
-
-
-
-
-
-
0.1  
0.1  
0.1  
-
OL  
IH  
V
IL  
4.5  
6
Low Level Output  
Voltage  
TTL Loads  
-
4
-
4.5  
6
0.26  
0.26  
±0.1  
0.33  
0.33  
±1  
0.4  
0.4  
±1  
5.2  
-
Input Leakage  
Current  
I
V
or  
6
I
CC  
GND  
3

CD74HCT75E 替代型号

型号 品牌 替代类型 描述 数据表
CD54HCT75F3A TI

功能相似

Dual 2-Bit Bistable Transparent Latch
CD74HCT75EE4 TI

功能相似

Dual 2-Bit Bistable Transparent Latch

与CD74HCT75E相关器件

型号 品牌 获取价格 描述 数据表
CD74HCT75EE4 TI

获取价格

Dual 2-Bit Bistable Transparent Latch
CD74HCT75EN ETC

获取价格

Logic IC
CD74HCT75EX RENESAS

获取价格

HCT SERIES, DUAL HIGH LEVEL TRIGGERED D LATCH, COMPLEMENTARY OUTPUT, PDIP16
CD74HCT75F ETC

获取价格

Logic IC
CD74HCT75H ETC

获取价格

2-Bit D-Type Latch
CD74HCT75M TI

获取价格

Dual 2-Bit Bistable Transparent Latch
CD74HCT75M96 RENESAS

获取价格

IC,LATCH,DUAL,2-BIT,HCT-CMOS,SOP,16PIN,PLASTIC
CD74HCT75ME4 TI

获取价格

Dual 2-Bit Bistable Transparent Latch
CD74HCT75MG4 TI

获取价格

Dual 2-Bit Bistable Transparent Latch
CD74HCT75PWT TI

获取价格

Dual 2-Bit Bistable Transparent Latch