5秒后页面跳转
AS7C332MNTD18A-133TQC PDF预览

AS7C332MNTD18A-133TQC

更新时间: 2024-01-19 20:49:31
品牌 Logo 应用领域
美国芯成 - ISSI 静态存储器
页数 文件大小 规格书
18页 439K
描述
ZBT SRAM, 2MX18, 3.8ns, CMOS, PQFP100, 14 X 20 MM, TQFP-100

AS7C332MNTD18A-133TQC 技术参数

是否无铅: 含铅是否Rohs认证: 不符合
生命周期:Obsolete零件包装代码:QFP
包装说明:LQFP,针数:100
Reach Compliance Code:compliantECCN代码:3A991
风险等级:5.36最长访问时间:3.8 ns
其他特性:PIPELINED ARCHITECTUREJESD-30 代码:R-PQFP-G100
JESD-609代码:e0长度:20 mm
内存密度:37748736 bit内存集成电路类型:ZBT SRAM
内存宽度:18功能数量:1
端子数量:100字数:2097152 words
字数代码:2000000工作模式:SYNCHRONOUS
最高工作温度:70 °C最低工作温度:
组织:2MX18封装主体材料:PLASTIC/EPOXY
封装代码:LQFP封装形状:RECTANGULAR
封装形式:FLATPACK, LOW PROFILE并行/串行:PARALLEL
峰值回流温度(摄氏度):NOT SPECIFIED认证状态:Not Qualified
座面最大高度:1.6 mm最大供电电压 (Vsup):3.465 V
最小供电电压 (Vsup):3.135 V标称供电电压 (Vsup):3.3 V
表面贴装:YES技术:CMOS
温度等级:COMMERCIAL端子面层:TIN LEAD
端子形式:GULL WING端子节距:0.65 mm
端子位置:QUAD处于峰值回流温度下的最长时间:NOT SPECIFIED
宽度:14 mmBase Number Matches:1

AS7C332MNTD18A-133TQC 数据手册

 浏览型号AS7C332MNTD18A-133TQC的Datasheet PDF文件第2页浏览型号AS7C332MNTD18A-133TQC的Datasheet PDF文件第3页浏览型号AS7C332MNTD18A-133TQC的Datasheet PDF文件第4页浏览型号AS7C332MNTD18A-133TQC的Datasheet PDF文件第5页浏览型号AS7C332MNTD18A-133TQC的Datasheet PDF文件第6页浏览型号AS7C332MNTD18A-133TQC的Datasheet PDF文件第7页 
December 2004  
AS7C332MNTD18A  
®
3.3V 2M × 18 Pipelined SRAM with NTDTM  
• Byte write enables  
Features  
• Clock enable for operation hold  
• Multiple chip enables for easy expansion  
• 3.3V core power supply  
• Organization: 2,097,152 words × 18 bits  
• NTDarchitecture for efficient bus operation  
• Fast clock speeds to 200 MHz  
• 2.5V or 3.3V I/O operation with separate VDDQ  
• Self-timed write cycles  
• Interleaved or linear burst modes  
• Snooze mode for standby operation  
• Fast clock to data access: 3.2/3.5/3.8 ns  
• Fast OE access time: 3.2/3.5/3.8 ns  
• Fully synchronous operation  
• Common data inputs and data outputs  
• Asynchronous output enable control  
• Available in 100-pin TQFP package  
Logic block diagram  
21  
21  
Q
A[20:0]  
D
Address  
register  
Burst logic  
CLK  
D
Q
CE0  
CE1  
CE2  
Write delay  
addr. registers  
21  
CLK  
R/W  
BWa  
Control  
logic  
CLK  
BWb  
ADV / LD  
LBO  
2 M x 18  
SRAM  
Array  
ZZ  
CLK  
18  
18  
DQ[a,b]  
Data  
Input  
Register  
D
Q
18  
18  
CLK  
18  
CLK  
CEN  
CLK  
Output  
Register  
OE  
18  
OE  
DQ[a,b]  
Selection guide  
-200  
5
-166  
6
-133  
7.5  
Units  
ns  
Minimum cycle time  
Maximum clock frequency  
Maximum clock access time  
Maximum operating current  
Maximum standby current  
200  
3.2  
450  
170  
90  
166  
3.5  
400  
150  
90  
133  
3.8  
MHz  
ns  
350  
140  
90  
mA  
mA  
mA  
Maximum CMOS standby current (DC)  
12/23/04, V 1.6  
Alliance Semiconductor  
P. 1 of 18  
Copyright © Alliance Semiconductor. All rights reserved.  

与AS7C332MNTD18A-133TQC相关器件

型号 品牌 描述 获取价格 数据表
AS7C332MNTD18A-133TQCN ALSC 3.3V 2M x 18 Pipelined SRAM with NTD

获取价格

AS7C332MNTD18A-133TQI ALSC 3.3V 2M x 18 Pipelined SRAM with NTD

获取价格

AS7C332MNTD18A-133TQI ISSI ZBT SRAM, 2MX18, 3.8ns, CMOS, PQFP100, 14 X 20 MM, TQFP-100

获取价格

AS7C332MNTD18A-133TQIN ALSC 3.3V 2M x 18 Pipelined SRAM with NTD

获取价格

AS7C332MNTD18A-133TQIN ISSI ZBT SRAM, 2MX18, 3.8ns, CMOS, PQFP100, 14 X 20 MM, LEAD FREE, TQFP-100

获取价格

AS7C332MNTD18A-166TQC ALSC 3.3V 2M x 18 Pipelined SRAM with NTD

获取价格