5秒后页面跳转
ADCLK950 PDF预览

ADCLK950

更新时间: 2024-01-08 14:30:14
品牌 Logo 应用领域
亚德诺 - ADI 半导体时钟
页数 文件大小 规格书
12页 368K
描述
Two Selectable Inputs, 10 LVPECL Outputs, SiGe Clock Fanout Buffer

ADCLK950 技术参数

生命周期:Active零件包装代码:QFN
包装说明:HVQCCN,针数:40
Reach Compliance Code:unknown风险等级:5.76
系列:950输入调节:DIFFERENTIAL
JESD-30 代码:S-XQCC-N40长度:6 mm
逻辑集成电路类型:LOW SKEW CLOCK DRIVER功能数量:1
反相输出次数:端子数量:40
实输出次数:10最高工作温度:85 °C
最低工作温度:-40 °C封装主体材料:UNSPECIFIED
封装代码:HVQCCN封装形状:SQUARE
封装形式:CHIP CARRIER, HEAT SINK/SLUG, VERY THIN PROFILE传播延迟(tpd):0.21 ns
认证状态:COMMERCIALSame Edge Skew-Max(tskwd):0.045 ns
座面最大高度:1 mm最大供电电压 (Vsup):3.63 V
最小供电电压 (Vsup):2.97 V标称供电电压 (Vsup):3.3 V
表面贴装:YES技术:BIPOLAR
温度等级:INDUSTRIAL端子面层:NOT SPECIFIED
端子形式:NO LEAD端子节距:0.5 mm
端子位置:QUAD宽度:6 mm
Base Number Matches:1

ADCLK950 数据手册

 浏览型号ADCLK950的Datasheet PDF文件第4页浏览型号ADCLK950的Datasheet PDF文件第5页浏览型号ADCLK950的Datasheet PDF文件第6页浏览型号ADCLK950的Datasheet PDF文件第8页浏览型号ADCLK950的Datasheet PDF文件第9页浏览型号ADCLK950的Datasheet PDF文件第10页 
ADCLK950  
TYPICAL PERFORMANCE CHARACTERISTICS  
VCC = 3.3 V, VEE = 0 V, VICM = VREFx, TA = 25°C, clock outputs terminated at 50 Ω to VCC − 2 V, unless otherwise noted.  
C4  
C3  
C4  
C3  
C4  
C3  
100mV/DIV  
500ps/DIV  
100mV/DIV  
100ps/DIV  
Figure 3. LVPECL Output Waveform @ 200 MHz  
Figure 6. LVPECL Output Waveform @ 1000 MHz  
1.8  
214  
1.7  
1.6  
1.5  
1.4  
1.3  
1.2  
1.1  
1.0  
0.9  
0.8  
0.7  
0.6  
0.5  
0.4  
213  
212  
211  
210  
209  
208  
207  
0
1000  
2000  
3000  
4000  
5000  
–40  
–20  
0
20  
40  
60  
80  
FREQUENCY (MHz)  
TEMPERATURE (°C)  
Figure 4. Differential Output Voltage vs. Frequency, VID > 1.1 V p-p  
Figure 7. Propagation Delay vs. Temperature, VID = 1.6 V p-p  
225  
220  
215  
210  
205  
200  
195  
190  
185  
180  
230  
220  
210  
200  
190  
+85°C  
+25°C  
–40°C  
0
0.2  
0.4  
0.6  
0.8  
1.0  
1.2  
1.4  
1.6  
1.8  
0.9 1.1 1.3 1.5 1.7 1.9 2.1 2.3 2.5 2.7 2.9 3.1  
DIFFERENTIAL INPUT VOLTAGE SWING (V)  
DC COMMON-MODE VOLTAGE (V)  
Figure 5. Propagation Delay vs. Differential Input Voltage  
Figure 8. Propagation Delay vs. DC Common-Mode Voltage vs.  
Temperature, Input Slew Rate > 25 V/ns  
Rev. 0 | Page ꢀ of 12  
 
 

与ADCLK950相关器件

型号 品牌 描述 获取价格 数据表
ADCLK950/PCBZ ADI Two Selectable Inputs, 10 LVPECL Outputs, SiGe Clock Fanout Buffer

获取价格

ADCLK950BCPZ ADI Two Selectable Inputs, 10 LVPECL Outputs, SiGe Clock Fanout Buffer

获取价格

ADCLK950BCPZ-REEL7 ADI Two Selectable Inputs, 10 LVPECL Outputs, SiGe Clock Fanout Buffer

获取价格

ADCLK954 ADI Two Selectable Inputs, 12 LVPECL Outputs, SiGe Clock Fanout Buffer

获取价格

ADCLK954/PCBZ ADI Two Selectable Inputs, 12 LVPECL Outputs, SiGe Clock Fanout Buffer

获取价格

ADCLK954BCPZ ADI Two Selectable Inputs, 12 LVPECL Outputs, SiGe Clock Fanout Buffer

获取价格