5秒后页面跳转
AD6122ACPRL PDF预览

AD6122ACPRL

更新时间: 2024-02-19 22:39:42
品牌 Logo 应用领域
亚德诺 - ADI 稳压器
页数 文件大小 规格书
20页 264K
描述
CDMA 3 V Transmitter IF Subsystem with Integrated Voltage Regulator

AD6122ACPRL 技术参数

是否无铅: 含铅是否Rohs认证: 不符合
生命周期:Obsolete零件包装代码:SSOP
包装说明:SSOP-28针数:28
Reach Compliance Code:not_compliantECCN代码:5A991.G
HTS代码:8542.39.00.01风险等级:5.91
JESD-30 代码:R-PDSO-G28JESD-609代码:e0
长度:10.21 mm功能数量:1
端子数量:28最高工作温度:85 °C
最低工作温度:-40 °C封装主体材料:PLASTIC/EPOXY
封装代码:SSOP封装等效代码:SSOP28,.3
封装形状:RECTANGULAR封装形式:SMALL OUTLINE, SHRINK PITCH
峰值回流温度(摄氏度):NOT SPECIFIED电源:3 V
认证状态:Not Qualified座面最大高度:1.98 mm
子类别:Other Telecom ICs标称供电电压:3 V
表面贴装:YES技术:BICMOS
电信集成电路类型:TELECOM CIRCUIT温度等级:INDUSTRIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:GULL WING
端子节距:0.65 mm端子位置:DUAL
处于峰值回流温度下的最长时间:NOT SPECIFIED宽度:5.3 mm
Base Number Matches:1

AD6122ACPRL 数据手册

 浏览型号AD6122ACPRL的Datasheet PDF文件第14页浏览型号AD6122ACPRL的Datasheet PDF文件第15页浏览型号AD6122ACPRL的Datasheet PDF文件第16页浏览型号AD6122ACPRL的Datasheet PDF文件第17页浏览型号AD6122ACPRL的Datasheet PDF文件第18页浏览型号AD6122ACPRL的Datasheet PDF文件第20页 
AD6122  
C15  
C19  
0.1F  
0.1F  
+15V  
+15V  
SOIC PACKAGE  
R7  
SOIC PACKAGE  
R10  
8
5
8
5
1
2
1
2
U2  
U4  
V1  
V1  
50⍀  
7
7
50⍀  
TO  
TO  
A=1  
A=1  
3
4
3
4
IIPP  
QIPP  
MODCMREF  
MODCMREF  
V1  
V1  
AD830  
AD830  
15V  
15V  
ICH  
QCH  
C16  
C20  
0.1F  
R6  
0.1F  
R9  
50⍀  
50⍀  
C17  
C21  
0.1F  
0.1F  
+15V  
+15V  
8
8
5
1
2
1
2
U3  
U5  
R8  
50⍀  
R11  
V1  
V1  
50⍀  
7
7
TO  
IIPN  
TO  
QIPN  
A=1  
A=1  
3
4
3
4
MODCMREF  
MODCMREF  
V1  
V1  
AD830  
AD830  
5
15V  
15V  
C22  
0.1F  
C18  
0.1F  
TO  
TXVCC  
L1  
470nH  
P1  
P2  
VREG OUT  
VPOS  
R1  
C6  
FROM VPOS  
2.9V4.2V  
18pF  
10⍀  
1
3
2
4
C13  
0.01F  
R4  
R5  
10k10k⍀  
5
7
6
8
VREG OUT  
PD1  
TO  
DVCC  
R2  
10⍀  
C5  
18pF  
9
10  
12  
C12  
0.01F  
11  
REFOUT  
13  
15  
17  
19  
14  
16  
18  
20  
TO  
IFVCC  
R3  
VGAIN  
+15V  
C7  
PD1  
PD2  
10⍀  
18pF  
15V  
MODCMREF  
C14  
0.01F  
PD2  
NOTES:  
1. TO USE THE LDO REGULATOR, SHORT J2 AND OPEN J1.  
2. TO BYPASS THE REGULATOR, SHORT J1 AND OPEN J2  
3. TO CONNECT THE OUTPUT OF THE MODULATOR TO THE  
INPUT OF THE IF AMP, SHORT J5 AND J6.  
TO TEST THE MODULATOR AND THE IF AMP SEPARATELY,  
OPEN J5 AND J6.  
4.  
INDICATES A 50TRACE.  
Figure 34. Schematic Diagram of the Evaluation Board  
REV. B  
19–  

与AD6122ACPRL相关器件

型号 品牌 描述 获取价格 数据表
AD6122ARS ADI CDMA 3 V Transmitter IF Subsystem with Integrated Voltage Regulator

获取价格

AD6122ARSRL ADI CDMA 3 V Transmitter IF Subsystem with Integrated Voltage Regulator

获取价格

AD6140 ADI Bandpass IF Subsystem

获取价格

AD6140ARS ADI Bandpass IF Subsystem

获取价格

AD6140ARSRL ADI Bandpass IF Subsystem

获取价格

AD6190 ADI 900 MHz RF Transceiver

获取价格