5秒后页面跳转
A6801SEP PDF预览

A6801SEP

更新时间: 2024-02-14 15:29:08
品牌 Logo 应用领域
急速微 - ALLEGRO 驱动器
页数 文件大小 规格书
12页 435K
描述
DABiC-5 Latched Sink Drivers

A6801SEP 技术参数

生命周期:ActiveReach Compliance Code:compliant
ECCN代码:EAR99风险等级:5.59
应用:GENERAL PURPOSE高度:5.59 mm
绝缘电压:1500 V长度:12.7 mm
安装特点:SURFACE MOUNT功能数量:2
最高工作温度:70 °C最低工作温度:
包装方法:TAPE & REEL物理尺寸:L12.7XB7.49XH5.59 (mm)
初级电感:5.5 µH最大脉冲上升时间:0.35 ns
表面贴装:YES变压器类型:DATACOM TRANSFORMER
匝数比 (Np:Ns):1CT:1CT宽度:7.49 mm
Base Number Matches:1

A6801SEP 数据手册

 浏览型号A6801SEP的Datasheet PDF文件第1页浏览型号A6801SEP的Datasheet PDF文件第3页浏览型号A6801SEP的Datasheet PDF文件第4页浏览型号A6801SEP的Datasheet PDF文件第5页浏览型号A6801SEP的Datasheet PDF文件第6页浏览型号A6801SEP的Datasheet PDF文件第7页 
A6800/A6801  
DABiC-5 Latched Sink Drivers  
Functional Block Diagram  
COMMON  
S UPPLY  
V
DD  
OUT  
N
IN  
N
S TR OBE  
GR OUND  
CLE AR  
OUTPUT E NABLE  
TYPICAL MOS LATCH  
TYPICAL BIPOLAR DR IVE  
COMMON MOS CONTR OL  
Allowable Power Dissipation  
Typical Input Circuit  
2.5  
V
DD  
22-PIN DIP, R  
28-LE AD PLCC, R  
14-PIN DIP, R  
θ
JA = 56°C/W  
JA = 68°C/W  
JA = 73°C/W  
θ
θ
IN  
2.0  
1.5  
1.0  
0.5  
24-LE AD S OIC, R θJA = 85°C/W  
14-LE AD S OIC, R  
θJA = 120°C/W  
0
25  
50  
75  
100  
125  
150  
AMB IE NT TE MPE R ATUR E (º C)  
2
www.allegromicro.com  
115 Northeast Cutoff, Box 15036  
Worcester, Massachusetts 01615-0036 (508) 853-5000  

与A6801SEP相关器件

型号 品牌 描述 获取价格 数据表
A6801SEP-T ALLEGRO DABiC-5 Latched Sink Drivers

获取价格

A6801SEPTR-T ALLEGRO Latch Based Peripheral Driver, 1 Driver, BIMOS, PQCC28, LEAD FREE, MS-018AB, PLASTIC, LCC-

获取价格

A6801SLW ALLEGRO DABiC-5 Latched Sink Drivers

获取价格

A6801SLW-T ALLEGRO DABiC-5 Latched Sink Drivers

获取价格

A6801SLWTR-T ALLEGRO Latch Based Peripheral Driver, 1 Driver, BICMOS, PDSO24, LEAD FREE, MS-013AD, SOIC-24

获取价格

A6802 PULSE GIGABIT DUAL TRANSFORMERS For Use with 150 W Twinax Cable

获取价格