5秒后页面跳转
9112AM-27LF PDF预览

9112AM-27LF

更新时间: 2024-02-21 14:32:03
品牌 Logo 应用领域
艾迪悌 - IDT 驱动光电二极管逻辑集成电路
页数 文件大小 规格书
8页 79K
描述
SOIC-8, Tube

9112AM-27LF 技术参数

是否无铅: 不含铅是否Rohs认证: 符合
生命周期:Active零件包装代码:SOIC
包装说明:SOP, SOP8,.25针数:8
Reach Compliance Code:compliantECCN代码:EAR99
HTS代码:8542.39.00.01风险等级:2.26
系列:9112输入调节:STANDARD
JESD-30 代码:R-PDSO-G8JESD-609代码:e3
长度:4.9 mm逻辑集成电路类型:LOW SKEW CLOCK DRIVER
最大I(ol):0.024 A湿度敏感等级:1
功能数量:1反相输出次数:
端子数量:8实输出次数:4
最高工作温度:85 °C最低工作温度:-40 °C
输出特性:3-STATE封装主体材料:PLASTIC/EPOXY
封装代码:SOP封装等效代码:SOP8,.25
封装形状:RECTANGULAR封装形式:SMALL OUTLINE
峰值回流温度(摄氏度):260电源:3.3 V
Prop。Delay @ Nom-Sup:3.8 ns传播延迟(tpd):3.8 ns
认证状态:Not QualifiedSame Edge Skew-Max(tskwd):0.1 ns
座面最大高度:1.75 mm子类别:Clock Drivers
最大供电电压 (Vsup):3.6 V最小供电电压 (Vsup):3 V
标称供电电压 (Vsup):3.3 V表面贴装:YES
温度等级:INDUSTRIAL端子面层:Matte Tin (Sn) - annealed
端子形式:GULL WING端子节距:1.27 mm
端子位置:DUAL处于峰值回流温度下的最长时间:30
宽度:3.9 mm最小 fmax:140 MHz
Base Number Matches:1

9112AM-27LF 数据手册

 浏览型号9112AM-27LF的Datasheet PDF文件第2页浏览型号9112AM-27LF的Datasheet PDF文件第3页浏览型号9112AM-27LF的Datasheet PDF文件第4页浏览型号9112AM-27LF的Datasheet PDF文件第5页浏览型号9112AM-27LF的Datasheet PDF文件第6页浏览型号9112AM-27LF的Datasheet PDF文件第7页 
ICS9112-27  
Low Skew PCI / PCI-X Buffer  
General Description  
The ICS9112-27 isahighperformance, lowskew, lowjitter  
PCI / PCI-X clock driver. It is designed to distribute high  
speed signals in PCI / PCI-X applications operating at  
speeds from 0 to 140 MHz.  
Features  
Frequency range 0 - 140 MHz (3.3V)  
Less than 200 ps Jitter between outputs  
Skew controlled outputs < 100 ps  
Distribute one clock input to one bank of four  
outputs  
3.3V 10ꢀ operation  
Available in 8 pin TSSOP, and SOIC packages.  
The ICS9112-27 ischaracterizedforoperationfrom-40°C  
to 85°C for automotive and industrial applications.  
Block Diagram  
Pin Configuration  
LOGIC  
CONTROL  
CLK_IN  
OE  
1
2
3
4
8
7
6
5
CLK3  
CLK2  
VDD  
OE  
CLK0  
CLK1  
CLK2  
CLK3  
CLK0  
GND  
CLK1  
8 pin TSSOP & SOIC  
Functionality Table  
CLK_IN  
INPUTS  
OUTPUTS  
CLK(3:0)  
Tristate  
0
CLK_IN  
OE  
0
0
0
1
1
1
0
Tristate  
1
1
Pin Descriptions  
PIN NUMBER  
PIN NAME  
TYPE  
DESCRIPTION  
1
CLK_IN  
OE  
IN  
Input reference frequency.  
Output enable. When OE is low, it tristates the clock outputs  
2
IN  
3
4
5
6
7
8
CLK0  
GND  
CLK1  
VDD  
OUT  
PWR  
OUT  
PWR  
OUT  
OUT  
Buffered clock output  
Ground  
Buffered clock output  
Power supply for 3.3V  
Buffered clock output  
Buffered clock output  
CLK2  
CLK3  
0055J—08/12/15  

与9112AM-27LF相关器件

型号 品牌 描述 获取价格 数据表
9112AM-27LFT IDT SOIC-8, Reel

获取价格

9112AM-27LF-T IDT LOW SKEW CLOCK DRIVER

获取价格

9112BIM9100SERIES ETC BOX POLYSTYRENE

获取价格

9112M-16LF-T IDT Clock Driver

获取价格

9112M-16-T IDT Clock Driver, PDSO8

获取价格

9112M-33 IDT Clock Generator, 106.25MHz, PDSO8, 0.150 INCH, PLASTIC, SOIC-8

获取价格