5秒后页面跳转
74HCT1G86GW,115 PDF预览

74HCT1G86GW,115

更新时间: 2024-02-05 18:32:59
品牌 Logo 应用领域
恩智浦 - NXP /
页数 文件大小 规格书
11页 61K
描述
74HC(T)1G86 - 2-input EXCLUSIVE-OR gate TSSOP 5-Pin

74HCT1G86GW,115 技术参数

生命周期:Active零件包装代码:TSSOP
包装说明:TSSOP,针数:5
Reach Compliance Code:compliant风险等级:5.73
系列:HCTJESD-30 代码:R-PDSO-G5
长度:2.05 mm逻辑集成电路类型:XOR GATE
功能数量:1输入次数:2
端子数量:5最高工作温度:125 °C
最低工作温度:-40 °C封装主体材料:PLASTIC/EPOXY
封装代码:TSSOP封装形状:RECTANGULAR
封装形式:SMALL OUTLINE, THIN PROFILE, SHRINK PITCH传播延迟(tpd):27 ns
座面最大高度:1.1 mm最大供电电压 (Vsup):5.5 V
最小供电电压 (Vsup):4.5 V标称供电电压 (Vsup):5 V
表面贴装:YES技术:CMOS
温度等级:AUTOMOTIVE端子形式:GULL WING
端子节距:0.65 mm端子位置:DUAL
宽度:1.25 mmBase Number Matches:1

74HCT1G86GW,115 数据手册

 浏览型号74HCT1G86GW,115的Datasheet PDF文件第1页浏览型号74HCT1G86GW,115的Datasheet PDF文件第3页浏览型号74HCT1G86GW,115的Datasheet PDF文件第4页浏览型号74HCT1G86GW,115的Datasheet PDF文件第5页浏览型号74HCT1G86GW,115的Datasheet PDF文件第6页浏览型号74HCT1G86GW,115的Datasheet PDF文件第7页 
74HC1G86; 74HCT1G86  
NXP Semiconductors  
2-input EXCLUSIVE-OR gate  
5. Functional diagram  
B
1
2
Y
1
2
= 1  
4
A
4
mna039  
mna038  
Fig 1. Logic symbol  
Fig 2. IEC logic symbol  
B
A
Y
mna040  
Fig 3. Logic diagram  
6. Pinning information  
6.1 Pinning  
74HC1G86  
1
2
3
5
4
B
A
V
Y
CC  
GND  
001aaf055  
Fig 4. Pin configuration  
6.2 Pin description  
Table 3.  
Pin description  
Pin  
Symbol  
Description  
data input  
B
1
2
3
4
5
A
data input  
GND  
Y
ground (0 V)  
data output  
supply voltage  
VCC  
74HC_HCT1G86_4  
© NXP B.V. 2007. All rights reserved.  
Product data sheet  
Rev. 04 — 20 July 2007  
2 of 11  
 
 
 
 

与74HCT1G86GW,115相关器件

型号 品牌 描述 获取价格 数据表
74HCT1G86GW,118 NXP 74HC(T)1G86 - 2-input EXCLUSIVE-OR gate TSSOP 5-Pin

获取价格

74HCT1G86GW,125 NXP 74HC(T)1G86 - 2-input EXCLUSIVE-OR gate TSSOP 5-Pin

获取价格

74HCT1G86GW,165 NXP 74HC(T)1G86 - 2-input EXCLUSIVE-OR gate TSSOP 5-Pin

获取价格

74HCT1G86GW/T1 ETC IC-SM-CMOS LOGIC

获取价格

74HCT1G86GW-G ETC Single 2-input Exclusive OR (XOR) Gate

获取价格

74HCT1G86GW-Q100 NEXPERIA 2-input EXCLUSIVE-OR gateProduction

获取价格