5秒后页面跳转
74H103DC PDF预览

74H103DC

更新时间: 2024-11-06 19:50:27
品牌 Logo 应用领域
罗彻斯特 - ROCHESTER 逻辑集成电路触发器
页数 文件大小 规格书
2页 61K
描述
J-K Flip-Flop, TTL/H/L Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output, TTL, CDIP14, CERAMIC, DIP-14

74H103DC 技术参数

生命周期:Contact Manufacturer包装说明:DIP,
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.72系列:TTL/H/L
JESD-30 代码:R-CDIP-T14逻辑集成电路类型:J-K FLIP-FLOP
位数:2功能数量:2
端子数量:14最高工作温度:70 °C
最低工作温度:输出极性:COMPLEMENTARY
封装主体材料:CERAMIC, METAL-SEALED COFIRED封装代码:DIP
封装形状:RECTANGULAR封装形式:IN-LINE
传播延迟(tpd):20 ns最大供电电压 (Vsup):5.25 V
最小供电电压 (Vsup):4.75 V标称供电电压 (Vsup):5 V
表面贴装:NO技术:TTL
温度等级:COMMERCIAL端子形式:THROUGH-HOLE
端子位置:DUAL触发器类型:NEGATIVE EDGE
最小 fmax:40 MHzBase Number Matches:1

74H103DC 数据手册

 浏览型号74H103DC的Datasheet PDF文件第2页 
This Material Copyrighted By Its Respective Manufacturer  

与74H103DC相关器件

型号 品牌 获取价格 描述 数据表
74H103DCQM FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, CDIP14,
74H103DCQR FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, CDIP14,
74H103F NXP

获取价格

IC TTL/H/L SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP1
74H103FC FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, CDFP14,
74H103FCQM FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, CDFP14,
74H103FCQR FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, CDFP14,
74H103PC ROCHESTER

获取价格

J-K Flip-Flop
74H103PC FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, PDIP14,
74H103PCQM FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, PDIP14,
74H103PCQR FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, PDIP14,