生命周期: | Obsolete | 零件包装代码: | PGA |
包装说明: | WPGA, | 针数: | 68 |
Reach Compliance Code: | unknown | ECCN代码: | 3A001.A.2.C |
HTS代码: | 8542.39.00.01 | 风险等级: | 5.56 |
其他特性: | MACROCELLS INTERCONNECTED BY GLOBAL AND/OR LOCAL BUS; 48 MACROCELLS; 4 EXTERNAL CLOCKS | 最大时钟频率: | 22.2 MHz |
JESD-30 代码: | S-CPGA-P68 | JESD-609代码: | e4 |
长度: | 27.94 mm | 专用输入次数: | 12 |
I/O 线路数量: | 48 | 端子数量: | 68 |
最高工作温度: | 125 °C | 最低工作温度: | -55 °C |
组织: | 12 DEDICATED INPUTS, 48 I/O | 输出函数: | MACROCELL |
封装主体材料: | CERAMIC, METAL-SEALED COFIRED | 封装代码: | WPGA |
封装形状: | SQUARE | 封装形式: | GRID ARRAY, WINDOW |
可编程逻辑类型: | UV PLD | 传播延迟: | 55 ns |
认证状态: | Not Qualified | 座面最大高度: | 3.81 mm |
最大供电电压: | 5.5 V | 最小供电电压: | 4.5 V |
标称供电电压: | 5 V | 表面贴装: | NO |
技术: | CMOS | 温度等级: | MILITARY |
端子面层: | GOLD | 端子形式: | PIN/PEG |
端子节距: | 2.54 mm | 端子位置: | PERPENDICULAR |
宽度: | 27.94 mm | Base Number Matches: | 1 |
型号 | 品牌 | 获取价格 | 描述 | 数据表 |
5962-8946901YC | ALTERA |
获取价格 |
UV PLD, 55ns, CMOS, CPGA68, WINDOWED, CERAMIC, PGA-68 | |
5962-8946901YX | ETC |
获取价格 |
UV-Erasable/OTP Complex PLD | |
5962-8947601LA | ETC |
获取价格 |
UV-Erasable/OTP PLD | |
5962-8947601LX | ETC |
获取价格 |
UV-Erasable/OTP PLD | |
5962-8947601XA | ALTERA |
获取价格 |
UV PLD, 37ns, CMOS, CQCC28 | |
5962-8947601XX | ETC |
获取价格 |
UV-Erasable/OTP PLD | |
5962-8947602LA | ETC |
获取价格 |
UV-Erasable/OTP PLD | |
5962-8947602LX | ETC |
获取价格 |
UV-Erasable/OTP PLD | |
5962-8947603LA | ETC |
获取价格 |
UV-Erasable/OTP PLD | |
5962-8947603LX | ETC |
获取价格 |
UV-Erasable/OTP PLD |