5秒后页面跳转
M5-192/104-10YC PDF预览

M5-192/104-10YC

更新时间: 2024-01-05 06:14:10
品牌 Logo 应用领域
莱迪思 - LATTICE 可编程逻辑器件输入元件时钟
页数 文件大小 规格书
47页 1092K
描述
Fifth Generation MACH Architecture

M5-192/104-10YC 技术参数

是否Rohs认证: 不符合生命周期:Transferred
Reach Compliance Code:unknown风险等级:5.72
Is Samacsys:N其他特性:YES
最大时钟频率:83 MHz系统内可编程:YES
JESD-30 代码:S-PQFP-G144JESD-609代码:e0
JTAG BST:YES专用输入次数:
I/O 线路数量:104宏单元数:192
端子数量:144最高工作温度:85 °C
最低工作温度:-40 °C组织:0 DEDICATED INPUTS, 104 I/O
输出函数:MACROCELL封装主体材料:PLASTIC/EPOXY
封装代码:QFP封装等效代码:QFP144,1.2SQ
封装形状:SQUARE封装形式:FLATPACK
电源:5 V可编程逻辑类型:EE PLD
传播延迟:16 ns认证状态:Not Qualified
子类别:Programmable Logic Devices最大供电电压:5.5 V
最小供电电压:4.5 V标称供电电压:5 V
表面贴装:YES技术:CMOS
温度等级:INDUSTRIAL端子面层:Tin/Lead (Sn/Pb)
端子形式:GULL WING端子节距:0.635 mm
端子位置:QUADBase Number Matches:1

M5-192/104-10YC 数据手册

 浏览型号M5-192/104-10YC的Datasheet PDF文件第5页浏览型号M5-192/104-10YC的Datasheet PDF文件第6页浏览型号M5-192/104-10YC的Datasheet PDF文件第7页浏览型号M5-192/104-10YC的Datasheet PDF文件第9页浏览型号M5-192/104-10YC的Datasheet PDF文件第10页浏览型号M5-192/104-10YC的Datasheet PDF文件第11页 
OE Generator  
There is one output enable (OE) generator per PAL block that generates two product-term driven  
output enables. Each I/O cell is simply an output buffer. Each I/O cell within the PAL block can  
choose to be permanently enabled, permanently disabled, or choose one of the two product term  
output enables per PAL block (Figure 6).  
Output Enable  
Generator  
VCC  
Internal Feedback  
External Feedback  
20446G-006  
Figure 6. Output Enable Generator and I/O Cell  
8
MACH 5 Family  

与M5-192/104-10YC相关器件

型号 品牌 描述 获取价格 数据表
M5-192/104-10YI LATTICE Fifth Generation MACH Architecture

获取价格

M5-192/104-12AC LATTICE Fifth Generation MACH Architecture

获取价格

M5-192/104-12AI LATTICE Fifth Generation MACH Architecture

获取价格

M5-192/104-12HC LATTICE Fifth Generation MACH Architecture

获取价格

M5-192/104-12HI LATTICE Fifth Generation MACH Architecture

获取价格

M5-192/104-12VC LATTICE Fifth Generation MACH Architecture

获取价格