5秒后页面跳转
DM74S113N PDF预览

DM74S113N

更新时间: 2024-11-26 18:39:55
品牌 Logo 应用领域
德州仪器 - TI 光电二极管输出元件逻辑集成电路触发器
页数 文件大小 规格书
4页 122K
描述
S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDIP14, PLASTIC, DIP-14

DM74S113N 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
包装说明:DIP, DIP14,.3Reach Compliance Code:unknown
HTS代码:8542.39.00.01风险等级:5.91
系列:SJESD-30 代码:R-PDIP-T14
JESD-609代码:e0长度:19.18 mm
负载电容(CL):15 pF逻辑集成电路类型:J-K FLIP-FLOP
最大频率@ Nom-Sup:60000000 Hz最大I(ol):0.02 A
位数:2功能数量:2
端子数量:14最高工作温度:70 °C
最低工作温度:输出极性:COMPLEMENTARY
封装主体材料:PLASTIC/EPOXY封装代码:DIP
封装等效代码:DIP14,.3封装形状:RECTANGULAR
封装形式:IN-LINE电源:5 V
最大电源电流(ICC):50 mA传播延迟(tpd):7 ns
认证状态:Not Qualified座面最大高度:5.08 mm
子类别:FF/Latches最大供电电压 (Vsup):5.25 V
最小供电电压 (Vsup):4.75 V标称供电电压 (Vsup):5 V
表面贴装:NO技术:TTL
温度等级:COMMERCIAL端子面层:Tin/Lead (Sn/Pb)
端子形式:THROUGH-HOLE端子节距:2.54 mm
端子位置:DUAL触发器类型:NEGATIVE EDGE
宽度:7.62 mm最小 fmax:80 MHz
Base Number Matches:1

DM74S113N 数据手册

 浏览型号DM74S113N的Datasheet PDF文件第2页浏览型号DM74S113N的Datasheet PDF文件第3页浏览型号DM74S113N的Datasheet PDF文件第4页 

与DM74S113N相关器件

型号 品牌 获取价格 描述 数据表
DM74S113N/A+ ETC

获取价格

J-K-Type Flip-Flop
DM74S113N/B+ ETC

获取价格

J-K-Type Flip-Flop
DM74S114N ROCHESTER

获取价格

J-K Flip-Flop
DM74S114N/A+ ETC

获取价格

J-K-Type Flip-Flop
DM74S114N/B+ ETC

获取价格

J-K-Type Flip-Flop
DM74S11J ETC

获取价格

Triple 3-input AND Gate
DM74S11J/A+ ETC

获取价格

Triple 3-input AND Gate
DM74S11N FAIRCHILD

获取价格

Triple 3-Input AND Gate
DM74S11N/A+ ETC

获取价格

Triple 3-input AND Gate
DM74S11N/B+ ETC

获取价格

Triple 3-input AND Gate