5秒后页面跳转
CD74HCT74MTG4 PDF预览

CD74HCT74MTG4

更新时间: 2024-02-11 04:42:16
品牌 Logo 应用领域
德州仪器 - TI 光电二极管输出元件逻辑集成电路触发器
页数 文件大小 规格书
17页 620K
描述
HCT SERIES, DUAL POSITIVE EDGE TRIGGERED D FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO14, GREEN, PLASTIC, MS-012AB, SOIC-14

CD74HCT74MTG4 技术参数

是否无铅: 不含铅是否Rohs认证: 符合
生命周期:Obsolete零件包装代码:SOIC
包装说明:SOP, SOP16,.25针数:14
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.05系列:HCT
JESD-30 代码:R-PDSO-G14JESD-609代码:e4
长度:8.65 mm负载电容(CL):50 pF
逻辑集成电路类型:D FLIP-FLOP最大频率@ Nom-Sup:16000000 Hz
最大I(ol):0.004 A湿度敏感等级:1
位数:1功能数量:2
端子数量:14最高工作温度:125 °C
最低工作温度:-55 °C输出极性:COMPLEMENTARY
封装主体材料:PLASTIC/EPOXY封装代码:SOP
封装等效代码:SOP16,.25封装形状:RECTANGULAR
封装形式:SMALL OUTLINE包装方法:TAPE AND REEL
峰值回流温度(摄氏度):260电源:5 V
传播延迟(tpd):53 ns认证状态:Not Qualified
座面最大高度:1.75 mm子类别:FF/Latches
最大供电电压 (Vsup):5.5 V最小供电电压 (Vsup):4.5 V
标称供电电压 (Vsup):5 V表面贴装:YES
技术:CMOS温度等级:MILITARY
端子面层:Nickel/Palladium/Gold (Ni/Pd/Au)端子形式:GULL WING
端子节距:1.27 mm端子位置:DUAL
处于峰值回流温度下的最长时间:NOT SPECIFIED触发器类型:POSITIVE EDGE
宽度:3.9 mm最小 fmax:16 MHz
Base Number Matches:1

CD74HCT74MTG4 数据手册

 浏览型号CD74HCT74MTG4的Datasheet PDF文件第2页浏览型号CD74HCT74MTG4的Datasheet PDF文件第3页浏览型号CD74HCT74MTG4的Datasheet PDF文件第4页浏览型号CD74HCT74MTG4的Datasheet PDF文件第6页浏览型号CD74HCT74MTG4的Datasheet PDF文件第7页浏览型号CD74HCT74MTG4的Datasheet PDF文件第8页 
CD54HC74, CD74HC74, CD54HCT74, CD74HCT74  
Prerequisite For Switching Specifications (Continued)  
o
o
o
o
o
25 C  
-40 C TO 85 C -55 C TO 125 C  
TEST  
V
CC  
PARAMETER  
SYMBOL CONDITIONS (V)  
MIN TYP MAX  
MIN  
3
MAX  
MIN  
3
MAX  
UNITS  
ns  
Hold Time (Figure 5)  
t
-
-
-
-
-
2
4.5  
6
3
3
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
H
3
3
ns  
3
3
3
ns  
Removal Time R, S, to CP  
(Figure 5)  
t
REM  
2
30  
6
40  
8
45  
9
ns  
4.5  
6
ns  
5
7
8
ns  
Pulse Width R, S (Figure 1)  
Pulse Width CP (Figure 1)  
CP Frequency  
t
2
80  
16  
14  
80  
16  
14  
6
100  
20  
17  
100  
20  
17  
5
120  
24  
20  
120  
24  
20  
4
ns  
W
W
4.5  
6
ns  
ns  
t
2
ns  
4.5  
6
ns  
ns  
f
MAX  
2
MHz  
MHz  
MHz  
4.5  
6
30  
35  
25  
29  
20  
23  
HCT TYPES  
Data to CP Setup Time  
(Figure 6)  
t
-
4.5  
12  
-
-
15  
-
18  
-
ns  
SU  
Hold Time (Figure 6)  
t
-
-
4.5  
4.5  
3
6
-
-
-
-
3
8
-
-
3
9
-
-
ns  
ns  
H
Removal Time R, S, to CP  
(Figure 6)  
t
f
REM  
Pulse Width R, S (Figure 2)  
Pulse Width CP (Figure 2)  
CP Frequency  
t
t
-
-
-
4.5  
4.5  
4.5  
16  
18  
25  
-
-
-
-
-
-
20  
23  
20  
-
-
-
24  
27  
16  
-
-
-
ns  
ns  
W
W
MHz  
MAX  
Switching Specifications Input t , t = 6ns  
r
f
o
o
o
o
o
25 C  
MIN TYP MAX  
-40 C TO 85 C -55 C TO 125 C  
TEST  
V
CC  
PARAMETER  
HC TYPES  
SYMBOL CONDITIONS (V)  
MIN  
MAX  
MIN  
MAX  
UNITS  
Propagation Delay,  
CP to Q, Q (Figure 3)  
t
, t  
PLH PHL  
C = 50pF  
2
4.5  
5
-
-
-
-
-
-
-
-
-
-
-
-
-
-
175  
35  
-
-
-
-
-
-
-
-
-
-
-
-
-
220  
44  
-
-
-
-
-
-
-
-
-
-
-
-
-
265  
53  
-
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
pF  
L
C = 50pF  
L
C = 15pF  
14  
-
L
C = 50pF  
6
30  
200  
40  
-
37  
250  
50  
-
45  
300  
60  
-
L
Propagation Delay,  
R, S to Q, Q (Figure 3)  
t , t  
PLH PHL  
C = 50pF  
2
-
L
C = 50pF  
4.5  
5
-
L
C = 15pF  
17  
-
L
C = 50pF  
6
34  
75  
15  
13  
10  
43  
95  
19  
16  
10  
51  
110  
22  
19  
10  
L
Transition Time (Figure 3)  
Input Capacitance  
t
, t  
TLH THL  
C = 50pF  
2
-
L
C = 50pF  
4.5  
6
-
L
C = 50pF  
L
-
C
-
-
-
I
5

与CD74HCT74MTG4相关器件

型号 品牌 描述 获取价格 数据表
CD74HCT75 TI Dual 2-Bit Bistable Transparent Latch

获取价格

CD74HCT75E TI Dual 2-Bit Bistable Transparent Latch

获取价格

CD74HCT75EE4 TI Dual 2-Bit Bistable Transparent Latch

获取价格

CD74HCT75EN ETC Logic IC

获取价格

CD74HCT75EX RENESAS HCT SERIES, DUAL HIGH LEVEL TRIGGERED D LATCH, COMPLEMENTARY OUTPUT, PDIP16

获取价格

CD74HCT75F ETC Logic IC

获取价格