5秒后页面跳转
CD74HC73M PDF预览

CD74HC73M

更新时间: 2024-02-17 15:15:15
品牌 Logo 应用领域
德州仪器 - TI 触发器锁存器逻辑集成电路光电二极管PC
页数 文件大小 规格书
8页 59K
描述
Dual J-K Flip-Flop with Reset Negative-Edge Trigger

CD74HC73M 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
包装说明:SOP, SOP14,.25Reach Compliance Code:unknown
风险等级:5.92JESD-30 代码:R-PDSO-G14
JESD-609代码:e0负载电容(CL):50 pF
逻辑集成电路类型:J-K FLIP-FLOP最大频率@ Nom-Sup:20000000 Hz
最大I(ol):0.004 A功能数量:2
端子数量:14最高工作温度:125 °C
最低工作温度:-55 °C封装主体材料:PLASTIC/EPOXY
封装代码:SOP封装等效代码:SOP14,.25
封装形状:RECTANGULAR封装形式:SMALL OUTLINE
电源:2/6 V子类别:FF/Latches
表面贴装:YES技术:CMOS
温度等级:MILITARY端子面层:Tin/Lead (Sn/Pb)
端子形式:GULL WING端子节距:1.27 mm
端子位置:DUAL触发器类型:NEGATIVE EDGE
Base Number Matches:1

CD74HC73M 数据手册

 浏览型号CD74HC73M的Datasheet PDF文件第1页浏览型号CD74HC73M的Datasheet PDF文件第2页浏览型号CD74HC73M的Datasheet PDF文件第3页浏览型号CD74HC73M的Datasheet PDF文件第5页浏览型号CD74HC73M的Datasheet PDF文件第6页浏览型号CD74HC73M的Datasheet PDF文件第7页 
CD74HC73, CD74HCT73  
DC Electrical Specifications (Continued)  
TEST  
o
o
o
o
o
CONDITIONS  
25 C  
-40 C TO 85 C  
-55 C TO 125 C  
PARAMETER  
SYMBOL V (V)  
I
(mA)  
V
(V) MIN TYP MAX  
MIN  
MAX  
MIN  
MAX  
UNITS  
I
O
CC  
Quiescent Device  
Current  
I
V
GND  
or  
0
6
-
-
4
-
40  
-
80  
µA  
CC  
CC  
HCT TYPES  
High Level Input  
Voltage  
V
-
-
-
-
-
4.5 to  
5.5  
2
-
-
-
-
-
0.8  
-
2
-
-
0.8  
-
2
-
-
0.8  
-
V
V
V
IH  
Low Level Input  
Voltage  
V
4.5 to  
5.5  
IL  
High Level Output  
Voltage  
V
V
or  
IH  
4.5  
4.4  
4.4  
4.4  
OH  
V
IL  
CMOS Loads  
High Level Output  
Voltage  
-0.02  
4.5  
3.98  
-
-
3.84  
-
3.7  
-
V
TTL Loads  
Low Level Output  
Voltage CMOS Loads  
V
V
V
or  
IH  
-4  
4.5  
4.5  
-
-
-
-
0.1  
-
-
0.1  
-
-
0.1  
0.4  
V
V
OL  
IL  
Low Level Output  
Voltage  
TTL Loads  
0.02  
4
0.26  
0.33  
Input Leakage  
Current  
I
V
and  
GND  
5.5  
5.5  
-
±0.1  
-
±1  
-
±1  
µA  
I
CC  
Quiescent Device  
Current  
I
V
or  
0
-
-
-
-
4
-
-
40  
-
-
80  
µA  
µA  
CC  
CC  
GND  
Additional Quiescent  
Device Current Per  
Input Pin: 1 Unit Load  
I  
CC  
V
4.5 to  
5.5  
100  
360  
450  
490  
CC  
- 2.1  
NOTE:  
9. For dual-supply systems theoretical worst case (V = 2.4V, V  
I
= 5.5V) specification is 1.8mA.  
CC  
HCT Input Loading Table  
HC TYPES  
HCT TYPES  
3V  
INPUT  
All  
UNIT LOADS  
Input Level  
V
0.3  
CC  
V
S
50% V  
CC  
1.3V  
NOTE: Unit Load is I  
tions table, e.g., 360µA max at 25 C.  
limit specified in DC Electrical Specifica-  
CC  
o
NOTE: Transition times and propagation delay times.  
Prerequisite For Switching Specifications  
o
o
o
o
o
25 C  
-40 C TO 85 C -55 C TO 125 C  
TEST  
V
CC  
PARAMETER  
HC TYPES  
SYMBOL CONDITIONS (V)  
MIN TYP MAX  
MIN  
MAX  
MIN  
MAX  
UNITS  
CP Pulse Width  
t
t
-C = 50pF  
2
80  
16  
14  
80  
16  
14  
-
-
-
-
-
-
-
-
-
-
-
-
100  
20  
-
-
-
-
-
-
120  
24  
-
-
-
-
-
-
ns  
ns  
ns  
ns  
ns  
ns  
w
L
4.5  
6
17  
20  
R Pulse Width  
-C = 50pF  
2
100  
20  
120  
24  
w
L
4.5  
6
17  
20  
4

与CD74HC73M相关器件

型号 品牌 描述 获取价格 数据表
CD74HC73M96 TI Dual J-K Flip-Flop with Reset Negative-Edge Trigger

获取价格

CD74HC73M96E4 TI Dual J-K Flip-Flop with Reset Negative-Edge Trigger

获取价格

CD74HC73M96G4 TI Dual J-K Flip-Flop with Reset Negative-Edge Trigger

获取价格

CD74HC73ME4 TI Dual J-K Flip-Flop with Reset Negative-Edge Trigger

获取价格

CD74HC73MG4 TI Dual J-K Flip-Flop with Reset Negative-Edge Trigger

获取价格

CD74HC73MT TI Dual J-K Flip-Flop with Reset Negative-Edge Trigger

获取价格