5秒后页面跳转
CD74HC73M PDF预览

CD74HC73M

更新时间: 2024-02-01 23:23:51
品牌 Logo 应用领域
德州仪器 - TI 触发器锁存器逻辑集成电路光电二极管PC
页数 文件大小 规格书
8页 59K
描述
Dual J-K Flip-Flop with Reset Negative-Edge Trigger

CD74HC73M 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
包装说明:SOP, SOP14,.25Reach Compliance Code:unknown
风险等级:5.92JESD-30 代码:R-PDSO-G14
JESD-609代码:e0负载电容(CL):50 pF
逻辑集成电路类型:J-K FLIP-FLOP最大频率@ Nom-Sup:20000000 Hz
最大I(ol):0.004 A功能数量:2
端子数量:14最高工作温度:125 °C
最低工作温度:-55 °C封装主体材料:PLASTIC/EPOXY
封装代码:SOP封装等效代码:SOP14,.25
封装形状:RECTANGULAR封装形式:SMALL OUTLINE
电源:2/6 V子类别:FF/Latches
表面贴装:YES技术:CMOS
温度等级:MILITARY端子面层:Tin/Lead (Sn/Pb)
端子形式:GULL WING端子节距:1.27 mm
端子位置:DUAL触发器类型:NEGATIVE EDGE
Base Number Matches:1

CD74HC73M 数据手册

 浏览型号CD74HC73M的Datasheet PDF文件第1页浏览型号CD74HC73M的Datasheet PDF文件第3页浏览型号CD74HC73M的Datasheet PDF文件第4页浏览型号CD74HC73M的Datasheet PDF文件第5页浏览型号CD74HC73M的Datasheet PDF文件第6页浏览型号CD74HC73M的Datasheet PDF文件第7页 
CD74HC73, CD74HCT73  
Functional Diagram  
14  
12  
1J  
1Q  
3
FF 1  
13  
1K  
1Q  
1
2
1CP  
1R  
7
10  
5
9
8
2J  
2K  
2Q  
2Q  
FF 2  
2CP  
GND = 11  
= 4  
6
2R  
V
CC  
TRUTH TABLE  
INPUTS  
OUTPUTS  
R
L
CP  
X
J
X
L
K
Q
Q
X
L
L
H
H
H
H
H
H
No Change  
H
L
L
H
L
L
H
H
X
H
H
X
Toggle  
H
No Change  
NOTE:  
H =High Level (Steady State)  
L
X
=Low Level (Steady State)  
= Irrelevant  
= High-to-Low Transition  
Logic Diagram  
14 (7)  
3(10)  
J
12 (9)  
Q
J
K
K
CL  
CL  
1 (5)  
2 (6)  
13 (8)  
Q
A  
CP  
R
R
2

与CD74HC73M相关器件

型号 品牌 描述 获取价格 数据表
CD74HC73M96 TI Dual J-K Flip-Flop with Reset Negative-Edge Trigger

获取价格

CD74HC73M96E4 TI Dual J-K Flip-Flop with Reset Negative-Edge Trigger

获取价格

CD74HC73M96G4 TI Dual J-K Flip-Flop with Reset Negative-Edge Trigger

获取价格

CD74HC73ME4 TI Dual J-K Flip-Flop with Reset Negative-Edge Trigger

获取价格

CD74HC73MG4 TI Dual J-K Flip-Flop with Reset Negative-Edge Trigger

获取价格

CD74HC73MT TI Dual J-K Flip-Flop with Reset Negative-Edge Trigger

获取价格