5秒后页面跳转
AD9520-0 PDF预览

AD9520-0

更新时间: 2024-01-10 03:01:40
品牌 Logo 应用领域
亚德诺 - ADI 时钟发生器
页数 文件大小 规格书
84页 1667K
描述
12 LVPECL/24 CMOS Output Clock Generator with Integrated 2.8 GHz VCO

AD9520-0 技术参数

是否无铅: 含铅是否Rohs认证: 符合
生命周期:Active零件包装代码:QFN
包装说明:HVQCCN,针数:64
Reach Compliance Code:compliantECCN代码:EAR99
HTS代码:8542.39.00.01风险等级:1.64
Is Samacsys:NJESD-30 代码:S-XQCC-N64
JESD-609代码:e3长度:9 mm
湿度敏感等级:3端子数量:64
最高工作温度:85 °C最低工作温度:-40 °C
最大输出时钟频率:250 MHz封装主体材料:UNSPECIFIED
封装代码:HVQCCN封装形状:SQUARE
封装形式:CHIP CARRIER, HEAT SINK/SLUG, VERY THIN PROFILE峰值回流温度(摄氏度):260
主时钟/晶体标称频率:33.33 MHz认证状态:Not Qualified
座面最大高度:1 mm最大供电电压:3.465 V
最小供电电压:3.135 V标称供电电压:3.3 V
表面贴装:YES技术:CMOS
温度等级:INDUSTRIAL端子面层:Tin (Sn)
端子形式:NO LEAD端子节距:0.5 mm
端子位置:QUAD处于峰值回流温度下的最长时间:30
宽度:9 mmuPs/uCs/外围集成电路类型:CLOCK GENERATOR, OTHER
Base Number Matches:1

AD9520-0 数据手册

 浏览型号AD9520-0的Datasheet PDF文件第7页浏览型号AD9520-0的Datasheet PDF文件第8页浏览型号AD9520-0的Datasheet PDF文件第9页浏览型号AD9520-0的Datasheet PDF文件第11页浏览型号AD9520-0的Datasheet PDF文件第12页浏览型号AD9520-0的Datasheet PDF文件第13页 
AD9520-0  
CLOCK OUTPUT ADDITIVE PHASE NOISE (DISTRIBUTION ONLY; VCO DIVIDER NOT USED)  
Table 6.  
Parameter  
Min  
Typ  
Max  
Unit  
Test Conditions/Comments  
CLK-TO-LVPECL ADDITIVE PHASE NOISE  
Distribution section only; does not include  
PLL and VCO  
CLK = 1 GHz, Output = 1 GHz  
Divider = 1  
Input slew rate > 1 V/ns  
@ 10 Hz Offset  
@ 100 Hz Offset  
@ 1 kHz Offset  
@ 10 kHz Offset  
@ 100 kHz Offset  
@ 1 MHz Offset  
@ 10 MHz Offset  
@ 100 MHz Offset  
CLK = 1 GHz, Output = 200 MHz  
Divider = 5  
−107  
−117  
−127  
−135  
−142  
−145  
−147  
−150  
dBc/Hz  
dBc/Hz  
dBc/Hz  
dBc/Hz  
dBc/Hz  
dBc/Hz  
dBc/Hz  
dBc/Hz  
Input slew rate > 1 V/ns  
@ 10 Hz Offset  
@ 100 Hz Offset  
@ 1 kHz Offset  
@ 10 kHz Offset  
@ 100 kHz Offset  
@ 1 MHz Offset  
>10 MHz Offset  
−122  
−132  
−143  
−150  
−156  
−157  
−157  
dBc/Hz  
dBc/Hz  
dBc/Hz  
dBc/Hz  
dBc/Hz  
dBc/Hz  
dBc/Hz  
CLK-TO-CMOS ADDITIVE PHASE NOISE  
Distribution section only; does not include  
PLL and VCO  
CLK = 1 GHz, Output = 250 MHz  
Divider = 4  
Input slew rate > 1 V/ns  
@ 10 Hz Offset  
@ 100 Hz Offset  
@ 1 kHz Offset  
@ 10 kHz Offset  
@ 100 kHz Offset  
@ 1 MHz Offset  
>10 MHz Offset  
CLK = 1 GHz, Output = 50 MHz  
Divider = 20  
−107  
−119  
−125  
−134  
−144  
−148  
−154  
dBc/Hz  
dBc/Hz  
dBc/Hz  
dBc/Hz  
dBc/Hz  
dBc/Hz  
dBc/Hz  
Input slew rate > 1 V/ns  
@ 10 Hz Offset  
@ 100 Hz Offset  
@ 1 kHz Offset  
@ 10 kHz Offset  
@ 100 kHz Offset  
@ 1 MHz Offset  
−126  
−133  
−140  
−148  
−157  
−160  
−163  
dBc/Hz  
dBc/Hz  
dBc/Hz  
dBc/Hz  
dBc/Hz  
dBc/Hz  
dBc/Hz  
>10 MHz Offset  
Rev. 0 | Page 10 of 84  
 

与AD9520-0相关器件

型号 品牌 描述 获取价格 数据表
AD9520-0/PCBZ ADI 12 LVPECL/24 CMOS Output Clock Generator with Integrated 2.8 GHz VCO

获取价格

AD9520-0BCPZ ADI 12 LVPECL/24 CMOS Output Clock Generator with Integrated 2.8 GHz VCO

获取价格

AD9520-0BCPZ-REEL7 ADI 12 LVPECL/24 CMOS Output Clock Generator with Integrated 2.8 GHz VCO

获取价格

AD9520-1 ADI 12 LVPECL/24 CMOS Output Clock Generator with Integrated 2.5 GHz VCO

获取价格

AD9520-1/PCBZ ADI 12 LVPECL/24 CMOS Output Clock Generator with Integrated 2.5 GHz VCO

获取价格

AD9520-1BCPZ ADI 12 LVPECL/24 CMOS Output Clock Generator with Integrated 2.5 GHz VCO

获取价格