5秒后页面跳转
AD5328BRU-REEL7 PDF预览

AD5328BRU-REEL7

更新时间: 2024-01-10 00:23:42
品牌 Logo 应用领域
亚德诺 - ADI 转换器数模转换器光电二极管
页数 文件大小 规格书
28页 408K
描述
2.5 V to 5.5 V Octal Voltage Output 8-/10-/12-Bit DACs in 16-Lead TSSOP

AD5328BRU-REEL7 技术参数

是否无铅: 含铅是否Rohs认证: 不符合
生命周期:Active零件包装代码:TSSOP
包装说明:TSSOP,针数:16
Reach Compliance Code:unknown风险等级:5.36
Is Samacsys:N最大模拟输出电压:5.499 V
最小模拟输出电压:0.001 V转换器类型:D/A CONVERTER
输入位码:BINARY输入格式:SERIAL
JESD-30 代码:R-PDSO-G16JESD-609代码:e0
长度:5 mm最大线性误差 (EL):0.293%
湿度敏感等级:1位数:12
功能数量:1端子数量:16
最高工作温度:125 °C最低工作温度:-40 °C
封装主体材料:PLASTIC/EPOXY封装代码:TSSOP
封装形状:RECTANGULAR封装形式:SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度):240认证状态:COMMERCIAL
座面最大高度:1.2 mm标称安定时间 (tstl):8 µs
标称供电电压:3 V表面贴装:YES
技术:CMOS温度等级:AUTOMOTIVE
端子面层:TIN LEAD端子形式:GULL WING
端子节距:0.65 mm端子位置:DUAL
处于峰值回流温度下的最长时间:30宽度:4.4 mm
Base Number Matches:1

AD5328BRU-REEL7 数据手册

 浏览型号AD5328BRU-REEL7的Datasheet PDF文件第3页浏览型号AD5328BRU-REEL7的Datasheet PDF文件第4页浏览型号AD5328BRU-REEL7的Datasheet PDF文件第5页浏览型号AD5328BRU-REEL7的Datasheet PDF文件第7页浏览型号AD5328BRU-REEL7的Datasheet PDF文件第8页浏览型号AD5328BRU-REEL7的Datasheet PDF文件第9页 
AD5308/AD5318/AD5328  
Table 3. Timing Characteristics1, 2, 3  
A, B Version  
Parameter  
ꢀimit at TMIN, TMAX  
Unit  
Conditions/Comments  
t1  
t2  
t3  
t4  
33  
13  
13  
13  
ns min  
ns min  
ns min  
ns min  
SCLK cycle time  
SCLK high time  
SCLK low time  
SYNC to SCLK falling edge setup time; temperature range (A, B  
verstion): −40°C to +105°C  
15  
ns min  
SYNC to SCLK falling edge setup time; temperature range (A, B  
verstion): −40°C to +125°C  
t5  
t6  
t7  
5
4.5  
0
ns min  
ns min  
ns min  
ns min  
ns min  
ns min  
ns min  
Data set up time  
Data hold time  
SCLK falling edge to SYNC rising edge  
t8  
50  
20  
20  
0
Minimum SYNC high time  
t9  
LDAC pulse width  
t10  
t11  
SCLK falling edge to LDAC rising edge  
SCLK falling edge to LDAC falling edge  
1 Guaranteed by design and characterization; not production tested.  
2 All input signals are specified with tR = tF = 5 ns (10% to 90% of VDD) and timed from a voltage level of (VIL + VIH)/2.  
3 See Figure 2.  
t1  
SCLK  
t2  
t3  
t7  
t8  
t4  
t6  
SYNC  
DIN  
t5  
DB15  
DB0  
t9  
t11  
1
LDAC  
t10  
2
LDAC  
NOTES  
1
ASYNCHRONOUS LDAC UPDATE MODE.  
SYNCHRONOUS LDAC UPDATE MODE.  
2
Figure 2. Serial Interface Timing Diagram  
Rev. F | Page 6 of 28  
 
 

与AD5328BRU-REEL7相关器件

型号 品牌 描述 获取价格 数据表
AD5328BRUZ ADI 2.5 V to 5.5 V Octal Voltage Output 8-/10-/12-Bit DACs in 16-Lead TSSOP

获取价格

AD5328BRUZ-REEL ADI 2.5 V to 5.5 V Octal Voltage Output 8-/10-/12-Bit DACs in 16-Lead TSSOP

获取价格

AD5328BRUZ-REEL7 ADI 2.5 V to 5.5 V Octal Voltage Output 8-/10-/12-Bit DACs in 16-Lead TSSOP

获取价格

AD5329 ADI Two’s Complement Dual, 12-Bit DACs

获取价格

AD5329KRM-REEL7 ADI Two’s Complement Dual, 12-Bit DACs

获取价格

AD532J ADI Internally Trimmed Integrated Circuit Multiplier

获取价格