5秒后页面跳转
A43L2616V-6V PDF预览

A43L2616V-6V

更新时间: 2024-02-22 06:07:09
品牌 Logo 应用领域
联笙电子 - AMICC 存储内存集成电路光电二极管动态存储器时钟
页数 文件大小 规格书
41页 1054K
描述
1M X 16 Bit X 4 Banks Synchronous DRAM

A43L2616V-6V 技术参数

是否Rohs认证: 符合生命周期:Contact Manufacturer
包装说明:TSOP2, TSOP54,.46,32Reach Compliance Code:unknown
ECCN代码:EAR99HTS代码:8542.32.00.02
风险等级:5.48访问模式:FOUR BANK PAGE BURST
最长访问时间:5 ns其他特性:AUTO/SELF REFRESH
最大时钟频率 (fCLK):166 MHzI/O 类型:COMMON
交错的突发长度:1,2,4,8JESD-30 代码:R-PDSO-G54
长度:22.22 mm内存密度:67108864 bit
内存集成电路类型:SYNCHRONOUS DRAM内存宽度:16
功能数量:1端口数量:1
端子数量:54字数:4194304 words
字数代码:4000000工作模式:SYNCHRONOUS
最高工作温度:70 °C最低工作温度:
组织:4MX16输出特性:3-STATE
封装主体材料:PLASTIC/EPOXY封装代码:TSOP2
封装等效代码:TSOP54,.46,32封装形状:RECTANGULAR
封装形式:SMALL OUTLINE, THIN PROFILE峰值回流温度(摄氏度):NOT SPECIFIED
电源:3.3 V认证状态:Not Qualified
刷新周期:4096座面最大高度:1.2 mm
自我刷新:YES连续突发长度:1,2,4,8,FP
最大待机电流:0.001 A子类别:DRAMs
最大压摆率:0.13 mA最大供电电压 (Vsup):3.6 V
最小供电电压 (Vsup):3 V标称供电电压 (Vsup):3.3 V
表面贴装:YES技术:CMOS
温度等级:COMMERCIAL端子形式:GULL WING
端子节距:0.8 mm端子位置:DUAL
处于峰值回流温度下的最长时间:NOT SPECIFIED宽度:10.16 mm
Base Number Matches:1

A43L2616V-6V 数据手册

 浏览型号A43L2616V-6V的Datasheet PDF文件第4页浏览型号A43L2616V-6V的Datasheet PDF文件第5页浏览型号A43L2616V-6V的Datasheet PDF文件第6页浏览型号A43L2616V-6V的Datasheet PDF文件第8页浏览型号A43L2616V-6V的Datasheet PDF文件第9页浏览型号A43L2616V-6V的Datasheet PDF文件第10页 
A43L2616  
AC Operating Test Conditions  
(VDD = 3.3V ±0.3V, TA = 0°C to +70°C)  
Parameter  
Value  
AC input levels  
VIH/VIL = 2.4V/0.4V  
1.4V  
Input timing measurement reference level  
Input rise and all time (See note3)  
Output timing measurement reference level  
Output load condition  
tr/tf = 1ns/1ns  
1.4V  
See Fig.2  
3.3V  
VOH(DC) = 2.4V, IOH = -2mA  
VOL(DC) = 0.4V, IOL = 2mA  
VTT =1.4V  
1200  
50Ω  
Output  
ZO=50Ω  
OUTPUT  
50pF  
870Ω  
50pF  
(Fig. 2) AC Output Load Circuit  
(Fig. 1) DC Output Load Circuit  
AC Characteristics  
(AC operating conditions unless otherwise noted)  
-5.5  
-6  
-7  
Symbol  
Parameter  
CAS  
Unit  
Note  
Min  
Max  
Min  
Max  
Min  
Max  
Latency  
tCC  
CLK cycle time  
5.5  
1000  
6
1000  
7
1000  
ns  
1
tSAC  
CLK to valid  
Output delay  
-
5
-
5
-
5.4  
ns  
1,2  
3
tOH  
tCH  
Output data hold time  
CLK high pulse width  
2
-
-
2.5  
2.5  
-
-
2.7  
2.5  
-
-
ns  
ns  
2
3
2.3  
tCL  
CLK low pulse width  
2.3  
-
2.5  
-
2.5  
-
ns  
3
tSS  
tSH  
Input setup time  
1.5  
0.8  
1
-
-
2
1
1
-
-
-
2
1
1
-
-
-
ns  
ns  
ns  
ns  
3
3
2
3
Input hold time  
tSLZ  
tSHZ  
CLK to output in Low-Z  
CLK to output In Hi-Z  
-
-
-
-
5
5.5  
6
*All AC parameters are measured from half to half.  
Note : 1. Parameters depend on programmed CAS latency.  
2. If clock rising time is longer than 1ns, (tr/2-0.5) ns should be added to the parameter.  
3. Assumed input rise and fall time (tr & tf) = 1ns.  
If tr & tf is longer than 1ns, transient time compensation should be considered,  
i.e., [(tr + tf)/2-1]ns should be added to the parameter.  
(September, 2004, Version 3.1)  
6
AMIC Technology, Corp.  

与A43L2616V-6V相关器件

型号 品牌 描述 获取价格 数据表
A43L2616V-6VF AMICC 1M X 16 Bit X 4 Banks Synchronous DRAM

获取价格

A43L2616V-7 AMICC 1M X 16 Bit X 4 Banks Synchronous DRAM

获取价格

A43L2616V-75I AMICC 1M X 16 Bit X 4 Banks Synchronous DRAM

获取价格

A43L2616V-7F AMICC 1M X 16 Bit X 4 Banks Synchronous DRAM

获取价格

A43L2616V-7V AMICC 1M X 16 Bit X 4 Banks Synchronous DRAM

获取价格

A43L2616V-7VF AMICC 1M X 16 Bit X 4 Banks Synchronous DRAM

获取价格