生命周期: | Obsolete | 包装说明: | DIP, |
Reach Compliance Code: | unknown | HTS代码: | 8542.39.00.01 |
风险等级: | 5.73 | 系列: | S |
JESD-30 代码: | R-PDIP-T14 | 长度: | 19.305 mm |
负载电容(CL): | 15 pF | 逻辑集成电路类型: | AND GATE |
功能数量: | 3 | 输入次数: | 3 |
端子数量: | 14 | 最高工作温度: | 70 °C |
最低工作温度: | 输出特性: | OPEN-COLLECTOR | |
封装主体材料: | PLASTIC/EPOXY | 封装代码: | DIP |
封装形状: | RECTANGULAR | 封装形式: | IN-LINE |
最大电源电流(ICC): | 42 mA | 传播延迟(tpd): | 9 ns |
认证状态: | Not Qualified | 座面最大高度: | 5.08 mm |
最大供电电压 (Vsup): | 5.25 V | 最小供电电压 (Vsup): | 4.75 V |
标称供电电压 (Vsup): | 5 V | 表面贴装: | NO |
技术: | TTL | 温度等级: | COMMERCIAL |
端子形式: | THROUGH-HOLE | 端子节距: | 2.54 mm |
端子位置: | DUAL | 宽度: | 7.62 mm |
Base Number Matches: | 1 |
型号 | 品牌 | 获取价格 | 描述 | 数据表 |
74S15PC | FAIRCHILD |
获取价格 |
AND Gate, TTL, PDIP14, | |
74S15PCQM | FAIRCHILD |
获取价格 |
AND Gate, TTL, PDIP14, | |
74S15PCQR | FAIRCHILD |
获取价格 |
AND Gate, TTL, PDIP14, | |
74S172N | NXP |
获取价格 |
IC 8 X 2 STANDARD SRAM, 50 ns, PDIP24, Static RAM | |
74S174B | NXP |
获取价格 |
S SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, PDIP16 | |
74S174DC | ROCHESTER |
获取价格 |
D Flip-Flop | |
74S174DCQM | FAIRCHILD |
获取价格 |
D Flip-Flop, 6-Func, Positive Edge Triggered, TTL, CDIP16, | |
74S174DCQR | FAIRCHILD |
获取价格 |
D Flip-Flop, 6-Func, Positive Edge Triggered, TTL, CDIP16, | |
74S174FC | ROCHESTER |
获取价格 |
D Flip-Flop | |
74S174FCQR | ROCHESTER |
获取价格 |
D Flip-Flop |