是否Rohs认证: | 不符合 | 生命周期: | Obsolete |
零件包装代码: | DIP | 包装说明: | DIP, |
针数: | 14 | Reach Compliance Code: | unknown |
HTS代码: | 8542.39.00.01 | 风险等级: | 5.3 |
Is Samacsys: | N | 其他特性: | SEPARATE CLOCKS FOR SHIFT RIGHT & LOAD |
计数方向: | RIGHT | 系列: | LS |
JESD-30 代码: | R-GDIP-T14 | JESD-609代码: | e0 |
长度: | 19.495 mm | 负载电容(CL): | 50 pF |
逻辑集成电路类型: | PARALLEL IN PARALLEL OUT | 位数: | 4 |
功能数量: | 1 | 端子数量: | 14 |
最高工作温度: | 125 °C | 最低工作温度: | -55 °C |
输出极性: | TRUE | 封装主体材料: | CERAMIC, GLASS-SEALED |
封装代码: | DIP | 封装形状: | RECTANGULAR |
封装形式: | IN-LINE | 峰值回流温度(摄氏度): | NOT SPECIFIED |
最大电源电流(ICC): | 21 mA | 传播延迟(tpd): | 56 ns |
认证状态: | Not Qualified | 座面最大高度: | 5.08 mm |
最大供电电压 (Vsup): | 5.5 V | 最小供电电压 (Vsup): | 4.5 V |
标称供电电压 (Vsup): | 5 V | 表面贴装: | NO |
技术: | TTL | 温度等级: | MILITARY |
端子面层: | Tin/Lead (Sn/Pb) | 端子形式: | THROUGH-HOLE |
端子节距: | 2.54 mm | 端子位置: | DUAL |
处于峰值回流温度下的最长时间: | NOT SPECIFIED | 触发器类型: | NEGATIVE EDGE |
宽度: | 7.62 mm | 最小 fmax: | 20 MHz |
Base Number Matches: | 1 |
型号 | 品牌 | 获取价格 | 描述 | 数据表 |
54LS95B/BDAJC | MOTOROLA |
获取价格 |
LS SERIES, 4-BIT RIGHT PARALLEL IN PARALLEL OUT SHIFT REGISTER, TRUE OUTPUT, CDFP14, CERAM | |
54LS95BDM | TI |
获取价格 |
IC,SHIFT REGISTER,LS-TTL,DIP,14PIN,CERAMIC | |
54LS95BDMQB | NSC |
获取价格 |
4-BIR RIGHT/LEFT SHIFT REGISTER | |
54LS95BFMQB | NSC |
获取价格 |
4-BIR RIGHT/LEFT SHIFT REGISTER | |
54LS95BM/B2AJC | MOTOROLA |
获取价格 |
Parallel In Parallel Out, LS Series, 4-Bit, Right Direction, True Output, TTL, CQCC20, CER | |
54LS96 | ETC |
获取价格 |
5-Bit Shift Registers | |
54LVC32A | TI |
获取价格 |
QUADRUPLE 2-INPUT POSITIVE-OR GATES | |
54LVQ00DM | TI |
获取价格 |
LVQ SERIES, QUAD 2-INPUT NAND GATE, CDIP14, CERAMIC, DIP-14 | |
54LVQ00DMQB | ETC |
获取价格 |
Quad 2-input NAND Gate | |
54LVQ00FM | TI |
获取价格 |
LVQ SERIES, QUAD 2-INPUT NAND GATE, CDFP14, CERAMIC, FP-14 |