5秒后页面跳转
534BB000282BGR PDF预览

534BB000282BGR

更新时间: 2024-02-29 05:53:49
品牌 Logo 应用领域
芯科 - SILICON 机械振荡器
页数 文件大小 规格书
43页 2830K
描述
LVDS Output Clock Oscillator, 669.32658MHz Nom, ROHS COMPLIANT, SMD, 8 PIN

534BB000282BGR 技术参数

是否无铅: 不含铅是否Rohs认证: 符合
生命周期:ObsoleteReach Compliance Code:unknown
风险等级:5.7其他特性:IT CAN ALSO OPERATE AT 666.51429 MHZ, 644.53125 MHZ AND 622.08000 MHZ
最长下降时间:0.35 ns频率调整-机械:NO
频率稳定性:20%JESD-609代码:e4
安装特点:SURFACE MOUNT标称工作频率:669.32658 MHz
最高工作温度:85 °C最低工作温度:-40 °C
振荡器类型:LVDS物理尺寸:177.8mm x 127.0mm x 41.91mm
最长上升时间:0.35 ns最大供电电压:3.63 V
最小供电电压:2.97 V标称供电电压:3.3 V
表面贴装:YES最大对称度:55/45 %
端子面层:Nickel/Gold (Ni/Au)Base Number Matches:1

534BB000282BGR 数据手册

 浏览型号534BB000282BGR的Datasheet PDF文件第1页浏览型号534BB000282BGR的Datasheet PDF文件第2页浏览型号534BB000282BGR的Datasheet PDF文件第4页浏览型号534BB000282BGR的Datasheet PDF文件第5页浏览型号534BB000282BGR的Datasheet PDF文件第6页浏览型号534BB000282BGR的Datasheet PDF文件第7页 
Si534  
Table 3. CLK± Output Levels and Symmetry  
Parameter  
Symbol  
Test Condition  
mid-level  
Min  
VDD – 1.42  
1.1  
Typ  
Max  
Units  
V
1
LVPECL Output Option  
V
VDD – 1.25  
1.9  
O
VOD  
VSE  
swing (diff)  
VPP  
VPP  
swing (single-ended)  
mid-level  
0.5  
0.93  
2
LVDS Output Option  
V
1.125  
1.20  
1.275  
V
O
swing (diff)  
VOD  
VO  
0.32  
0.40  
0.50  
VPP  
V
2
CML Output Option  
mid-level  
V
– 0.75  
DD  
VOD  
VOH  
VOL  
swing (diff)  
0.70  
0.8 x VDD  
0.95  
1.20  
VDD  
0.4  
350  
VPP  
3
CMOS Output Option  
I
= 32 mA  
OH  
V
IOL = 32 mA  
Rise/Fall time (20/80%)  
Symmetry (duty cycle)  
tR, F  
t
LVPECL/LVDS/CML  
CMOS with CL = 15 pF  
ps  
ns  
1
SYM  
LVPECL:  
LVDS:  
V
– 1.3 V (diff)  
DD  
45  
55  
%
1.25 V (diff)  
/2  
CMOS:  
V
DD  
Notes:  
1. 50 to VDD – 2.0 V.  
2. Rterm = 100 (differential).  
3. CL = 15 pF  
Table 4. CLK± Output Phase Jitter  
Parameter  
Symbol  
Test Condition  
Min  
Typ  
Max  
Units  
Phase Jitter (RMS)*  
φJ  
12 kHz to 20 MHz (OC-48)  
0.40  
0.50  
ps  
for F  
> 500 MHz  
OUT  
50 kHz to 80 MHz (OC-192)  
LVPECL  
CML  
LVDS  
0.30  
0.35  
0.40  
0.40  
0.47  
0.49  
ps  
ps  
Phase Jitter (RMS)*  
for F of 125 to 500 MHz  
φJ  
12 kHz to 20 MHz (OC-48)  
LVPECL  
CML  
LVDS  
0.40  
0.45  
0.45  
0.50  
0.50  
0.52  
OUT  
*Note: Differential Modes: LVPECL/LVDS/CML. Refer to AN256 for further information.  
Rev. 1.0  
3

与534BB000282BGR相关器件

型号 品牌 描述 获取价格 数据表
534BB000495DG SILICON LVDS Output Clock Oscillator,

获取价格

534BB000495DGR SILICON LVDS Output Clock Oscillator,

获取价格

534BB002504DG SILICON LVDS Output Clock Oscillator,

获取价格

534BB002504DGR SILICON LVDS Output Clock Oscillator,

获取价格

534BB002505DG SILICON LVDS Output Clock Oscillator,

获取价格

534BB002505DGR SILICON LVDS Output Clock Oscillator,

获取价格