是否Rohs认证: | 不符合 | 生命周期: | Active |
包装说明: | DIP, DIP14,.3 | Reach Compliance Code: | unknown |
风险等级: | 5.86 | JESD-30 代码: | R-XDIP-T14 |
逻辑集成电路类型: | AND-OR-INVERT GATE | 最大I(ol): | 0.02 A |
端子数量: | 14 | 最高工作温度: | 125 °C |
最低工作温度: | -55 °C | 封装主体材料: | CERAMIC |
封装代码: | DIP | 封装等效代码: | DIP14,.3 |
封装形状: | RECTANGULAR | 封装形式: | IN-LINE |
Prop。Delay @ Nom-Sup: | 11 ns | 认证状态: | Not Qualified |
施密特触发器: | NO | 筛选级别: | MIL-STD-883 Class C |
子类别: | Gates | 表面贴装: | NO |
技术: | TTL | 温度等级: | MILITARY |
端子形式: | THROUGH-HOLE | 端子节距: | 2.54 mm |
端子位置: | DUAL | Base Number Matches: | 1 |
型号 | 品牌 | 描述 | 获取价格 | 数据表 |
TTDM54H50J/883B | TI | AND-OR-Invert Gate, TTL, CDIP14 |
获取价格 |
|
TTDM54H50J/883C | TI | AND-OR-Invert Gate, TTL, CDIP14 |
获取价格 |
|
TTDM54H73J | TI | J-K Flip-Flop, 2-Func, Master-slave Triggered, TTL, CDIP14 |
获取价格 |
|
TTDM54H74J/883 | TI | D Flip-Flop, 2-Func, Positive Edge Triggered, TTL, CDIP14 |
获取价格 |
|
TTDM54L00W | TI | NAND Gate, TTL, CDFP14 |
获取价格 |
|
TTDM54L08J | TI | AND Gate, TTL, CDIP14 |
获取价格 |