5秒后页面跳转
NC7WP02L8X PDF预览

NC7WP02L8X

更新时间: 2023-09-03 20:32:00
品牌 Logo 应用领域
安森美 - ONSEMI 逻辑集成电路
页数 文件大小 规格书
11页 323K
描述
TinyLogic ULP 双 2 输入 NOR 门极

NC7WP02L8X 技术参数

是否无铅: 不含铅生命周期:Active
包装说明:VSON, LCC8,.06SQ,20Reach Compliance Code:compliant
ECCN代码:EAR99HTS代码:8542.39.00.01
Factory Lead Time:1 week风险等级:1.39
系列:PJESD-30 代码:S-XDSO-N8
JESD-609代码:e4长度:1.6 mm
负载电容(CL):30 pF逻辑集成电路类型:NOR GATE
最大I(ol):0.0005 A湿度敏感等级:1
功能数量:2输入次数:2
端子数量:8最高工作温度:85 °C
最低工作温度:-40 °C封装主体材料:UNSPECIFIED
封装代码:VSON封装等效代码:LCC8,.06SQ,20
封装形状:SQUARE封装形式:SMALL OUTLINE, VERY THIN PROFILE
包装方法:TAPE AND REEL峰值回流温度(摄氏度):NOT SPECIFIED
电源:1.2/3.3 VProp。Delay @ Nom-Sup:43 ns
传播延迟(tpd):43 ns认证状态:Not Qualified
施密特触发器:NO座面最大高度:0.55 mm
子类别:Gates最大供电电压 (Vsup):3.6 V
最小供电电压 (Vsup):0.9 V标称供电电压 (Vsup):1.2 V
表面贴装:YES技术:CMOS
温度等级:INDUSTRIAL端子面层:Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式:NO LEAD端子节距:0.5 mm
端子位置:DUAL处于峰值回流温度下的最长时间:NOT SPECIFIED
宽度:1.6 mmBase Number Matches:1

NC7WP02L8X 数据手册

 浏览型号NC7WP02L8X的Datasheet PDF文件第4页浏览型号NC7WP02L8X的Datasheet PDF文件第5页浏览型号NC7WP02L8X的Datasheet PDF文件第6页浏览型号NC7WP02L8X的Datasheet PDF文件第8页浏览型号NC7WP02L8X的Datasheet PDF文件第9页浏览型号NC7WP02L8X的Datasheet PDF文件第10页 
Tape and Reel Specification  
TAPE FORMAT for US8  
Package  
Tape  
Section  
Number  
Cavities  
125 (typ)  
3000  
Cavity  
Status  
Empty  
Filled  
Cover Tape  
Status  
Designator  
Leader (Start End)  
Carrier  
Sealed  
K8X  
Sealed  
Trailer (Hub End)  
75 (typ)  
Empty  
Sealed  
TAPE DIMENSIONS inches (millimeters)  
TAPE FORMAT for MicroPak  
Package  
Tape  
Section  
Number  
Cavities  
125 (typ)  
3000  
Cavity  
Status  
Empty  
Filled  
Cover Tape  
Status  
Designator  
Leader (Start End)  
Carrier  
Sealed  
L8X  
Sealed  
Trailer (Hub End)  
75 (typ)  
Empty  
Sealed  
TAPE DIMENSIONS inches (millimeters)  
www.fairchildsemi.com  
6

与NC7WP02L8X相关器件

型号 品牌 获取价格 描述 数据表
NC7WP04 FAIRCHILD

获取价格

TinyLogic ULP Dual Inverter
NC7WP04L6X FAIRCHILD

获取价格

TinyLogic ULP Dual Inverter
NC7WP04P6X FAIRCHILD

获取价格

TinyLogic ULP Dual Inverter
NC7WP07 FAIRCHILD

获取价格

TinyLogic-R ULP Dual Buffer (Open Drain Output) (Preliminary)
NC7WP07L6X FAIRCHILD

获取价格

TinyLogic-R ULP Dual Buffer (Open Drain Output) (Preliminary)
NC7WP07P6X FAIRCHILD

获取价格

TinyLogic-R ULP Dual Buffer (Open Drain Output) (Preliminary)
NC7WP08 FAIRCHILD

获取价格

TinyLogic ULP Dual 2-Input AND Gate
NC7WP08_05 FAIRCHILD

获取价格

TinyLogic ULP Dual 2-Input AND Gate
NC7WP08K8X FAIRCHILD

获取价格

TinyLogic ULP Dual 2-Input AND Gate
NC7WP08K8X ONSEMI

获取价格

TinyLogic ULP 双 2 输入 AND 门极