5秒后页面跳转
LMKDB1108 PDF预览

LMKDB1108

更新时间: 2024-04-09 18:59:46
品牌 Logo 应用领域
德州仪器 - TI PC
页数 文件大小 规格书
74页 2928K
描述
8-output LP-HCSL clock buffer for PCIe Gen 1 to Gen 6

LMKDB1108 数据手册

 浏览型号LMKDB1108的Datasheet PDF文件第4页浏览型号LMKDB1108的Datasheet PDF文件第5页浏览型号LMKDB1108的Datasheet PDF文件第6页浏览型号LMKDB1108的Datasheet PDF文件第8页浏览型号LMKDB1108的Datasheet PDF文件第9页浏览型号LMKDB1108的Datasheet PDF文件第10页 
LMKDB1120, LMKDB1108  
ZHCSRR6B NOVEMBER 2023 REVISED FEBRUARY 2024  
www.ti.com.cn  
5-1. LMKDB1120 引脚功)  
引脚  
类型(1)  
说明  
名称  
编号  
vOE19#/NC  
J11  
CLK19 低电平有效/无连接的输出使能。内部下拉电阻。该引脚可以不连接以便与  
DB2000QL 引脚排列匹配。  
I
vPWRGD/PWRDN# M6  
电源正常/断电低电平有效。多功能输入引脚。内部下拉电阻。  
• 在第一次从低电平转换到高电平时用作电源正常引脚以启动器件  
• 在随后的低电平/高电平转换中用作断电低电平有效引脚控制器件进入或退出断电模  
式。  
I
– 低电= 断电模式  
– 高电= 正常运行模式  
vSBI_EN  
E2  
SBI 使能。内部下拉电阻。上电后请勿更改该引脚的状态。  
• 上电时为低电= SBI 接口。引L8L10E11 OE 引脚。  
• 上电时为高电= SBI 接口。引L8L10E11 SBI 接口引脚。SMBus 和  
OE 引脚保持正常工作。  
I
^vSADR1_tri  
^vSADR0_tri  
B8  
B4  
I
I
SMBus 3 电平输入引脚。内部上拉和下拉电阻。  
SMBus 3 电平输入引脚。内部上拉和下拉电阻。  
(1) I = 输入O = 输出I/O = 输入或输出G = 接地P = 电源NC = 无连接  
Copyright © 2024 Texas Instruments Incorporated  
7
提交文档反馈  
Product Folder Links: LMKDB1120 LMKDB1108  
English Data Sheet: SNAS855  
 

与LMKDB1108相关器件

型号 品牌 描述 获取价格 数据表
LMKDB1120 TI 符合 DB2000QL 标准、适用于第 1 代到第 6 代 PCIe 的 20 路输出时钟

获取价格

LMKDS PULSE CABLE ASSEMBLIES/MOUNTS

获取价格

LMKDSFME PULSE CABLE ASSEMBLIES/MOUNTS

获取价格

LMKUD PULSE CABLE ASSEMBLIES/MOUNTS

获取价格

LMKUDFME PULSE CABLE ASSEMBLIES/MOUNTS

获取价格

LML0612AA LINKCOM Molding power Inductors

获取价格