5秒后页面跳转
HEF4046BT PDF预览

HEF4046BT

更新时间: 2024-01-08 12:37:24
品牌 Logo 应用领域
安世 - NEXPERIA 光电二极管
页数 文件大小 规格书
17页 268K
描述
Phase-locked loopProduction

HEF4046BT 技术参数

是否Rohs认证: 符合生命周期:Transferred
包装说明:SOP, SOP16,.25Reach Compliance Code:unknown
风险等级:5.67JESD-30 代码:R-PDSO-G16
湿度敏感等级:1端子数量:16
最高工作温度:85 °C最低工作温度:-40 °C
封装主体材料:PLASTIC/EPOXY封装代码:SOP
封装等效代码:SOP16,.25封装形状:RECTANGULAR
封装形式:SMALL OUTLINE电源:5/15 V
认证状态:Not Qualified子类别:PLL or Frequency Synthesis Circuits
表面贴装:YES技术:CMOS
温度等级:INDUSTRIAL端子形式:GULL WING
端子节距:1.27 mm端子位置:DUAL
Base Number Matches:1

HEF4046BT 数据手册

 浏览型号HEF4046BT的Datasheet PDF文件第6页浏览型号HEF4046BT的Datasheet PDF文件第7页浏览型号HEF4046BT的Datasheet PDF文件第8页浏览型号HEF4046BT的Datasheet PDF文件第10页浏览型号HEF4046BT的Datasheet PDF文件第11页浏览型号HEF4046BT的Datasheet PDF文件第12页 
Nexperia  
HEF4046B  
Phase-locked loop  
Symbol Parameter  
VCO  
Conditions  
VDD  
Min  
Typ  
Max Unit  
P
power dissipation  
f0 = 10 kHz; R1 = 1 MΩ; R2 = ∞;  
5 V  
-
-
150  
2500  
9000  
1.0  
-
-
-
-
-
-
-
μW  
VCO_IN at 0.5 VDD  
;
10 V  
15 V  
5 V  
μW  
see Fig. 10, Fig. 11, and Fig. 12  
-
μW  
fmax  
Δf/ΔT  
maximum frequency VCO_IN at VDD; R1 = 10 kΩ; R2 = ∞;  
C1 = 50 pF  
0.5  
1.0  
1.3  
-
MHz  
MHz  
MHz  
% Hz/°C  
10 V  
15 V  
5 V  
2.0  
2.7  
frequency variation  
with temperature  
no frequency offset (fmin = 0 Hz)  
[1]  
0.22 to  
0.30  
10 V [1]  
15 V [1]  
-
-
-
-
-
0.04 to  
0.05  
-
-
-
-
-
% Hz/°C  
% Hz/°C  
% Hz/°C  
% Hz/°C  
% Hz/°C  
0.01 to  
0.05  
with frequency offset (fmin > 0 Hz)  
5 V  
[1]  
0 to  
0.22  
10 V [1]  
15 V [1]  
0 to  
0.04  
0 to  
0.01  
Δf/f  
relative frequency  
variation  
for VCO see Fig. 13 and Fig. 14  
R1 > 10 kΩ  
5 V  
-
-
-
-
-
-
0.50  
0.25  
0.25  
50  
-
-
-
-
-
-
% Hz  
% Hz  
% Hz  
%
R1 > 400 kΩ  
10 V  
15 V  
5 V  
R1 = 1 MΩ  
δ
duty factor  
VCO _OUT output  
10 V  
15 V  
50  
%
50  
%
Rin  
input resistance  
for pin VCO_IN  
10  
MΩ  
Source follower  
Voffset offset voltage  
RL = 10 kΩ; VCO_IN at 0.5VDD  
5 V  
[2]  
-
-
-
-
-
-
-
-
-
1.7  
2.0  
2.1  
1.5  
1.7  
1.8  
0.3  
1.0  
1.3  
-
-
-
-
-
-
-
-
-
V
10 V  
15 V  
5 V  
V
V
RL = 50 kΩ; VCO_IN at 0.5VDD  
V
10 V  
15 V  
5 V  
V
V
Δf/f  
relative frequency  
variation  
VCO output; RL > 50 kΩ; see Fig. 13  
%
%
%
10 V  
15 V  
Zener diode  
VZ  
working voltage  
dynamic resistance  
IZ = 50 μA  
-
-
-
-
7.3  
25  
-
-
V
Rdyn  
For internal zener diode; IZ = 1 mA  
Ω
[1] Over the recommended component range.  
[2] The offset voltage is equal to the input voltage on pin VCO_IN minus the output voltage on pin SF_OUT.  
©
HEF4046B  
All information provided in this document is subject to legal disclaimers.  
Nexperia B.V. 2022. All rights reserved  
Product data sheet  
Rev. 7 — 6 January 2022  
9 / 17  
 

与HEF4046BT相关器件

型号 品牌 描述 获取价格 数据表
HEF4046BTD ETC Analog Phase-Locked Loop

获取价格

HEF4046BTD-T NXP IC PHASE LOCKED LOOP, PDSO16, PLL or Frequency Synthesis Circuit

获取价格

HEF4046BT-Q100 NEXPERIA Phase-locked loopProduction

获取价格

HEF4046BT-T NXP 暂无描述

获取价格

HEF4047B NXP Monostable/astable multivibrator

获取价格

HEF4047BD NXP Monostable/astable multivibrator

获取价格