生命周期: | Active | 零件包装代码: | BGA |
包装说明: | BGA, | 针数: | 484 |
Reach Compliance Code: | unknown | 风险等级: | 5.57 |
JESD-30 代码: | S-PBGA-B484 | JESD-609代码: | e1 |
长度: | 23 mm | 专用输入次数: | 4 |
I/O 线路数量: | 382 | 端子数量: | 484 |
最高工作温度: | 85 °C | 最低工作温度: | |
组织: | 4 DEDICATED INPUTS, 382 I/O | 输出函数: | MACROCELL |
封装主体材料: | PLASTIC/EPOXY | 封装代码: | BGA |
封装形状: | SQUARE | 封装形式: | GRID ARRAY |
可编程逻辑类型: | LOADABLE PLD | 传播延迟: | 2.5 ns |
认证状态: | COMMERCIAL | 座面最大高度: | 2.1 mm |
最大供电电压: | 2.625 V | 最小供电电压: | 2.375 V |
标称供电电压: | 2.5 V | 表面贴装: | YES |
温度等级: | OTHER | 端子面层: | TIN SILVER COPPER |
端子形式: | BALL | 端子节距: | 1 mm |
端子位置: | BOTTOM | 宽度: | 23 mm |
Base Number Matches: | 1 |
型号 | 品牌 | 描述 | 获取价格 | 数据表 |
EP20K200FC484-1N | ALTERA | Loadable PLD, 2.5ns, CMOS, PBGA484, FINE LINE, BGA-484 |
获取价格 |
|
EP20K200FC484-1X | ALTERA | Loadable PLD, 2.5ns, CMOS, PBGA484, FINE LINE, BGA-484 |
获取价格 |
|
EP20K200FC484-1XN | ALTERA | Loadable PLD, 2.5ns, CMOS, PBGA484, FINE LINE, BGA-484 |
获取价格 |
|
EP20K200FC484-2 | ETC | Field Programmable Gate Array (FPGA) |
获取价格 |
|
EP20K200FC484-2ES | ETC | FPGA |
获取价格 |
|
EP20K200FC484-2N | ALTERA | Loadable PLD, 3ns, CMOS, PBGA484, FINE LINE, BGA-484 |
获取价格 |