5秒后页面跳转
EP1800JM PDF预览

EP1800JM

更新时间: 2024-09-30 20:35:31
品牌 Logo 应用领域
阿尔特拉 - ALTERA LTE可编程逻辑
页数 文件大小 规格书
4页 353K
描述
UV PLD, 90ns, 48-Cell, CMOS, CQCC68

EP1800JM 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
包装说明:QCCJ, LDCC68,1.0SQReach Compliance Code:compliant
HTS代码:8542.39.00.01风险等级:5.83
Is Samacsys:N其他特性:NO
系统内可编程:NOJESD-30 代码:S-XQCC-J68
JESD-609代码:e0JTAG BST:NO
宏单元数:48端子数量:68
最高工作温度:125 °C最低工作温度:-55 °C
封装主体材料:CERAMIC封装代码:QCCJ
封装等效代码:LDCC68,1.0SQ封装形状:SQUARE
封装形式:CHIP CARRIER电源:5 V
可编程逻辑类型:UV PLD传播延迟:90 ns
认证状态:Not Qualified子类别:Programmable Logic Devices
标称供电电压:5 V表面贴装:YES
技术:CMOS温度等级:MILITARY
端子面层:Tin/Lead (Sn/Pb)端子形式:J BEND
端子节距:1.27 mm端子位置:QUAD
Base Number Matches:1

EP1800JM 数据手册

 浏览型号EP1800JM的Datasheet PDF文件第2页浏览型号EP1800JM的Datasheet PDF文件第3页浏览型号EP1800JM的Datasheet PDF文件第4页 

与EP1800JM相关器件

型号 品牌 获取价格 描述 数据表
EP1800JM-3 ALTERA

获取价格

UV PLD, CMOS, CQCC68, WINDOWED, CERAMIC, LCC-68
EP1800JM883B ALTERA

获取价格

UV PLD, 90ns, 48-Cell, CMOS, CQCC68
EP1800JM883B ROCHESTER

获取价格

IC,COMPLEX-EPLD,48-CELL,90NS PROP DELAY,LDCC,68PIN,CERAMIC
EP1800JMB ALTERA

获取价格

UV PLD, 90ns, 48-Cell, CMOS, CQCC68, WINDOWED, CERAMIC, LCC-68
EP1800LC ALTERA

获取价格

OT PLD, 90ns, 48-Cell, CMOS, PQCC68
EP1800LC-1 ALTERA

获取价格

OT PLD, 90ns, 48-Cell, CMOS, PQCC68, PLASTIC, LCC-68
EP1800LC-35T ALTERA

获取价格

OT PLD, 35ns, 48-Cell, CMOS, PQCC68
EP180R0 VISHAY

获取价格

Fixed Resistor, Metal Foil, 0.1W, 180ohm, 40V, 0.05% +/-Tol, 0906,
EP1810 ALTERA

获取价格

Classic EPLD Family
EP1810-20 ALTERA

获取价格

High-Performance 48-Macrocell Devices