5秒后页面跳转
CD74AC112F PDF预览

CD74AC112F

更新时间: 2024-01-30 13:41:35
品牌 Logo 应用领域
其他 - ETC /
页数 文件大小 规格书
4页 465K
描述
Logic IC

CD74AC112F 技术参数

生命周期:Obsolete包装说明:,
Reach Compliance Code:unknown风险等级:5.7
系列:ACJESD-30 代码:R-PDSO-G16
负载电容(CL):50 pF逻辑集成电路类型:J-K FLIP-FLOP
位数:2功能数量:2
端子数量:16最高工作温度:125 °C
最低工作温度:-55 °C输出极性:COMPLEMENTARY
封装主体材料:PLASTIC/EPOXY封装形状:RECTANGULAR
封装形式:SMALL OUTLINE传播延迟(tpd):10.3 ns
认证状态:Not Qualified最大供电电压 (Vsup):5.5 V
最小供电电压 (Vsup):1.5 V标称供电电压 (Vsup):5 V
表面贴装:YES技术:CMOS
温度等级:MILITARY端子形式:GULL WING
端子位置:DUAL触发器类型:NEGATIVE EDGE
最小 fmax:100 MHzBase Number Matches:1

CD74AC112F 数据手册

 浏览型号CD74AC112F的Datasheet PDF文件第2页浏览型号CD74AC112F的Datasheet PDF文件第3页浏览型号CD74AC112F的Datasheet PDF文件第4页 
Powered by ICminer.com Electronic-Library Service CopyRight 2003  

与CD74AC112F相关器件

型号 品牌 描述 获取价格 数据表
CD74AC112M ROCHESTER AC SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO16

获取价格

CD74AC112M GE J-K Flip-Flop, AC Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output, CM

获取价格

CD74AC112M TI DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WITH CLEAR AND PRESET

获取价格

CD74AC112M96 TI DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WITH CLEAR AND PRESET

获取价格

CD74AC112M96E4 TI DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WITH CLEAR AND PRESET

获取价格

CD74AC112M96G4 TI DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS

获取价格