5秒后页面跳转
AD6634 PDF预览

AD6634

更新时间: 2024-01-24 07:19:02
品牌 Logo 应用领域
亚德诺 - ADI /
页数 文件大小 规格书
52页 828K
描述
80 MSPS, Dual-Channel WCDMA Receive Signal Processor (RSP)

AD6634 技术参数

生命周期:Obsolete零件包装代码:BGA
包装说明:15 X 15 MM, BGA-196针数:196
Reach Compliance Code:unknownECCN代码:5A991.B.1
HTS代码:8542.31.00.01风险等级:5.68
JESD-30 代码:S-PBGA-B196长度:15 mm
功能数量:1端子数量:196
最高工作温度:70 °C最低工作温度:-40 °C
封装主体材料:PLASTIC/EPOXY封装代码:BGA
封装形状:SQUARE封装形式:GRID ARRAY
认证状态:Not Qualified标称供电电压:2.5 V
表面贴装:YES技术:CMOS
电信集成电路类型:BASEBAND CIRCUIT温度等级:OTHER
端子形式:BALL端子节距:1 mm
端子位置:BOTTOM宽度:15 mm
Base Number Matches:1

AD6634 数据手册

 浏览型号AD6634的Datasheet PDF文件第1页浏览型号AD6634的Datasheet PDF文件第2页浏览型号AD6634的Datasheet PDF文件第4页浏览型号AD6634的Datasheet PDF文件第5页浏览型号AD6634的Datasheet PDF文件第6页浏览型号AD6634的Datasheet PDF文件第7页 
AD6634  
TABLE OF CONTENTS (continued)  
Memory Map for Output Port Control Registers . . . . . . . . . 45  
0x08 Port A Control Register . . . . . . . . . . . . . . . . . . . . . . 45  
0x09 Port B Control Register . . . . . . . . . . . . . . . . . . . . . . 45  
0x0A AGC A Control Register . . . . . . . . . . . . . . . . . . . . . 45  
0x0B AGC A Hold-Off Counter . . . . . . . . . . . . . . . . . . . 45  
0x0C AGC A Desired Level . . . . . . . . . . . . . . . . . . . . . . . 45  
0x0D AGC A Signal Gain . . . . . . . . . . . . . . . . . . . . . . . . 45  
0x0E AGC A Loop Gain . . . . . . . . . . . . . . . . . . . . . . . . . 45  
0x0F AGC A Pole Location . . . . . . . . . . . . . . . . . . . . . . . 45  
0x10 AGC A Average Samples . . . . . . . . . . . . . . . . . . . . . 45  
0x11 AGC A Update Decimation . . . . . . . . . . . . . . . . . . 46  
0x12 AGC B Control Register . . . . . . . . . . . . . . . . . . . . . 46  
0x13 AGC B Hold-Off Counter . . . . . . . . . . . . . . . . . . . . 46  
0x14 AGC B Desired Level . . . . . . . . . . . . . . . . . . . . . . . 46  
0x15 AGC B Signal Gain . . . . . . . . . . . . . . . . . . . . . . . . . 46  
0x16 AGC B Loop Gain . . . . . . . . . . . . . . . . . . . . . . . . . 46  
0x17 AGC B Pole Location . . . . . . . . . . . . . . . . . . . . . . . 46  
0x18 AGC B Average Samples . . . . . . . . . . . . . . . . . . . . . 46  
0x19 AGC B Update Decimation . . . . . . . . . . . . . . . . . . 46  
0x1A Parallel Port Control A . . . . . . . . . . . . . . . . . . . . . . 46  
0x1B Link Port Control A . . . . . . . . . . . . . . . . . . . . . . . . 47  
0x1C Parallel Port Control B . . . . . . . . . . . . . . . . . . . . . . 47  
0x1D Link Port Control B . . . . . . . . . . . . . . . . . . . . . . . . 47  
0x1E Port Clock Control . . . . . . . . . . . . . . . . . . . . . . . . . 47  
MICROPORT CONTROL . . . . . . . . . . . . . . . . . . . . . . . . 48  
External Memory Map . . . . . . . . . . . . . . . . . . . . . . . . . . . 48  
Access Control Register (ACR) . . . . . . . . . . . . . . . . . . . . 48  
Microport Instructions . . . . . . . . . . . . . . . . . . . . . . . . . . . 48  
Channel Address Register (CAR) . . . . . . . . . . . . . . . . . . . 49  
SOFT_SYNC Control Register . . . . . . . . . . . . . . . . . . . . 49  
PIN_SYNC Control Register . . . . . . . . . . . . . . . . . . . . . . 49  
SLEEP Control Register . . . . . . . . . . . . . . . . . . . . . . . . . 49  
Data Address Registers . . . . . . . . . . . . . . . . . . . . . . . . . . 49  
Write Sequencing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50  
Read Sequencing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50  
Read/Write Chaining . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50  
Intel Nonmultiplexed Mode (INM) . . . . . . . . . . . . . . . . . 50  
Motorola Nonmultiplexed Mode (MNM) . . . . . . . . . . . . 50  
SERIAL PORT CONTROL . . . . . . . . . . . . . . . . . . . . . . . . 50  
Serial Port Timing Specifications . . . . . . . . . . . . . . . . . . . 50  
SDI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50  
SCLK . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50  
JTAG BOUNDARY SCAN . . . . . . . . . . . . . . . . . . . . . . . . 51  
INTERNAL WRITE ACCESS . . . . . . . . . . . . . . . . . . . . . . 51  
Write Pseudocode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51  
INTERNAL READ ACCESS . . . . . . . . . . . . . . . . . . . . . . . 52  
Read Pseudocode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 52  
OUTLINE DIMENSIONS . . . . . . . . . . . . . . . . . . . . . . . . . 52  
REV. 0  
–3–  

与AD6634相关器件

型号 品牌 描述 获取价格 数据表
AD6634BBC ADI 80 MSPS, Dual-Channel WCDMA Receive Signal Processor (RSP)

获取价格

AD6634BBC ROCHESTER TELECOM, CELLULAR, BASEBAND CIRCUIT, PBGA196, 15 MM X 15 MM, BGA-196

获取价格

AD6634BBCZ ADI 80 MSPS, Dual-Channel, WCDMA Receive Signal Processor (RSP)

获取价格

AD6634BBCZ ROCHESTER TELECOM, CELLULAR, BASEBAND CIRCUIT, PBGA196, 15 MM X 15 MM, BGA-196

获取价格

AD6634BC/PCB ADI 80 MSPS, Dual-Channel WCDMA Receive Signal Processor (RSP)

获取价格

AD6634PCB ADI 80 MSPS, Dual-Channel WCDMA Receive Signal Processor (RSP)

获取价格