5秒后页面跳转
97ULP877BH-T PDF预览

97ULP877BH-T

更新时间: 2024-01-01 05:10:01
品牌 Logo 应用领域
艾迪悌 - IDT 驱动逻辑集成电路
页数 文件大小 规格书
15页 252K
描述
PLL Based Clock Driver, 97ULP Series, 10 True Output(s), 0 Inverted Output(s), PBGA52, MO-205, MO-225, BGA-52

97ULP877BH-T 技术参数

是否Rohs认证:不符合生命周期:Obsolete
零件包装代码:BGA包装说明:VFBGA, BGA52,6X10,25
针数:52Reach Compliance Code:not_compliant
HTS代码:8542.39.00.01风险等级:5.22
Is Samacsys:N系列:97ULP
输入调节:DIFFERENTIALJESD-30 代码:R-PBGA-B52
JESD-609代码:e0长度:7 mm
逻辑集成电路类型:PLL BASED CLOCK DRIVER湿度敏感等级:3
功能数量:1反相输出次数:
端子数量:52实输出次数:10
最高工作温度:70 °C最低工作温度:
输出特性:3-STATE封装主体材料:PLASTIC/EPOXY
封装代码:VFBGA封装等效代码:BGA52,6X10,25
封装形状:RECTANGULAR封装形式:GRID ARRAY, VERY THIN PROFILE, FINE PITCH
峰值回流温度(摄氏度):NOT SPECIFIED电源:1.8 V
认证状态:Not QualifiedSame Edge Skew-Max(tskwd):0.04 ns
座面最大高度:1 mm子类别:Clock Drivers
最大供电电压 (Vsup):1.9 V最小供电电压 (Vsup):1.7 V
标称供电电压 (Vsup):1.8 V表面贴装:YES
温度等级:COMMERCIAL端子面层:Tin/Lead (Sn63Pb37)
端子形式:BALL端子节距:0.65 mm
端子位置:BOTTOM处于峰值回流温度下的最长时间:NOT SPECIFIED
宽度:5.5 mm最小 fmax:410 MHz
Base Number Matches:1

97ULP877BH-T 数据手册

 浏览型号97ULP877BH-T的Datasheet PDF文件第6页浏览型号97ULP877BH-T的Datasheet PDF文件第7页浏览型号97ULP877BH-T的Datasheet PDF文件第8页浏览型号97ULP877BH-T的Datasheet PDF文件第10页浏览型号97ULP877BH-T的Datasheet PDF文件第11页浏览型号97ULP877BH-T的Datasheet PDF文件第12页 
ICS97ULP877B  
Parameter Measurement Information  
YX, FB_OUTC  
YX, FB_OUTT  
t
t
jit(hper_n+1)  
jit(hper_n)  
1
f
o
tjit(hper) = tjit(hper_n)  
1
2xfO  
-
Figure 7. Half-Period Jitter  
80%  
80%  
V , V  
ID OD  
20%  
20%  
Clock Inputs  
and Outputs  
t
t
slf  
slr  
Figure 8. Input and Output Slew Rates  
0981B—03/15/05  
9

与97ULP877BH-T相关器件

型号 品牌 描述 获取价格 数据表
97ULP877BKLF-T IDT PLL Based Clock Driver, 97ULP Series, 10 True Output(s), 0 Inverted Output(s), PQCC40, LEA

获取价格

97ULPA877AHLF IDT CABGA-52, Tray

获取价格

97ULPA877AHLF-T IDT PLL Based Clock Driver, 97ULP Series, 10 True Output(s), 0 Inverted Output(s), PBGA52, ROH

获取价格

97ULPA877AKLF IDT Clock Driver

获取价格

97ULPA877AKLFT IDT Clock Driver

获取价格

97WD07761 SWITCH Interconnection Device,

获取价格