5秒后页面跳转
54S10DM PDF预览

54S10DM

更新时间: 2024-02-25 01:42:37
品牌 Logo 应用领域
飞兆/仙童 - FAIRCHILD 逻辑集成电路触发器
页数 文件大小 规格书
1页 30K
描述
NAND Gate, TTL, CDIP14,

54S10DM 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
包装说明:DIP, DIP14,.3Reach Compliance Code:compliant
风险等级:5.88JESD-30 代码:R-XDIP-T14
JESD-609代码:e0逻辑集成电路类型:NAND GATE
端子数量:14最高工作温度:125 °C
最低工作温度:-55 °C封装主体材料:CERAMIC
封装代码:DIP封装等效代码:DIP14,.3
封装形状:RECTANGULAR封装形式:IN-LINE
电源:5 V认证状态:Not Qualified
施密特触发器:NO子类别:Gates
标称供电电压 (Vsup):5 V表面贴装:NO
技术:TTL温度等级:MILITARY
端子面层:Tin/Lead (Sn/Pb)端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
Base Number Matches:1

54S10DM 数据手册

  
This Material Copyrighted By Its Respective Manufacturer  

与54S10DM相关器件

型号 品牌 描述 获取价格 数据表
54S10DMQB FAIRCHILD NAND Gate, S Series, 3-Func, 3-Input, TTL, CDIP14, CERAMIC, DIP-14

获取价格

54S10FM FAIRCHILD NAND Gate, TTL, CDFP14,

获取价格

54S10FMQB FAIRCHILD NAND Gate, TTL, CDFP14,

获取价格

54S11 ETC TRIPLE 3-INPUT AND GATE

获取价格

54S112/B2A PHILIPS J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, CQCC20

获取价格

54S112/BEA YAGEO J-K Flip-Flop, S Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output, TTL

获取价格