5秒后页面跳转
2SJ552S PDF预览

2SJ552S

更新时间: 2024-01-01 02:44:17
品牌 Logo 应用领域
瑞萨 - RENESAS 晶体晶体管场效应晶体管
页数 文件大小 规格书
9页 96K
描述
Silicon P Channel MOS FET

2SJ552S 技术参数

是否Rohs认证: 符合生命周期:Not Recommended
零件包装代码:LDPAK(S)-(1)包装说明:,
针数:4Reach Compliance Code:compliant
风险等级:5.74峰值回流温度(摄氏度):NOT SPECIFIED
处于峰值回流温度下的最长时间:NOT SPECIFIEDBase Number Matches:1

2SJ552S 数据手册

 浏览型号2SJ552S的Datasheet PDF文件第2页浏览型号2SJ552S的Datasheet PDF文件第3页浏览型号2SJ552S的Datasheet PDF文件第4页浏览型号2SJ552S的Datasheet PDF文件第6页浏览型号2SJ552S的Datasheet PDF文件第7页浏览型号2SJ552S的Datasheet PDF文件第8页 
2SJ552(L), 2SJ552(S)  
Reverse Drain Current vs.  
Source to Drain Voltage  
Maximum Avalanche Energy vs.  
Channel Temperature Derating  
–50  
–40  
–30  
–20  
–10  
0
50  
40  
30  
20  
10  
0
IAP = –20 A  
VDD = –25 V  
duty < 0.1 %  
Rg 50 Ω  
–10 V  
–5 V  
VGS = 0, 5 V  
Pulse Test  
–1.2 –1.6 –2.0  
0
–0.4  
–0.8  
25  
50  
75  
100  
125  
150  
Source to Drain Voltage VSD (V)  
Channel Temperature Tch (°C)  
Normalized Transient Thermal Impedance vs. Pulse Width  
3
1
Tc = 25°C  
D = 1  
0.5  
0.3  
0.1  
θch – c (t) = γ s (t) • θch – c  
θch – c = 1.67°C/W, Tc = 25°C  
PW  
D =  
PDM  
T
0.03  
0.01  
PW  
T
10 µ  
100 µ  
1 m  
10 m  
100 m  
1
10  
Pulse Width PW (S)  
Avalanche Test Circuit  
Avalanche Waveform  
VDSS  
1
2
2
L
EAR  
=
• L • IAP •  
VDS  
Monitor  
VDSS – VDD  
IAP  
Monitor  
V(BR)DSS  
IAP  
Rg  
VDD  
D.U.T  
VDS  
ID  
Vin  
–15 V  
50 Ω  
VDD  
0
Rev.4.00 Sep 07, 2005 page 5 of 8  

与2SJ552S相关器件

型号 品牌 描述 获取价格 数据表
2SJ552STL-E RENESAS Silicon P Channel MOS FET

获取价格

2SJ553 HITACHI Silicon P Channel MOS FET High Speed Power Switching

获取价格

2SJ553 RENESAS Silicon P Channel MOS FET

获取价格

2SJ553(L) ETC TRANSISTOR | MOSFET | P-CHANNEL | 60V V(BR)DSS | 30A I(D) | TO-262VAR

获取价格

2SJ553(L)|2SJ553(S) ETC

获取价格

2SJ553(S) ETC TRANSISTOR | MOSFET | P-CHANNEL | 60V V(BR)DSS | 30A I(D) | TO-263VAR

获取价格