5秒后页面跳转
SXTTLDM-113 PDF预览

SXTTLDM-113

更新时间: 2024-02-10 03:45:59
品牌 Logo 应用领域
其他 - ETC 延迟线
页数 文件大小 规格书
2页 144K
描述
Tapped Delay Line

SXTTLDM-113 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
零件包装代码:DIP包装说明:DIP, DIP14,.3
针数:14/13Reach Compliance Code:unknown
HTS代码:8542.39.00.01风险等级:5.92
其他特性:INPUT TO 1ST TAP DELAY = 6NS; BURNED-IN TO LEVEL B OF MIL-STD-883; MAX RISE TIME CAPTURED系列:TTL
JESD-30 代码:R-PDIP-P13JESD-609代码:e0
长度:20.32 mm逻辑集成电路类型:ACTIVE DELAY LINE
功能数量:1抽头/阶步数:10
端子数量:13最高工作温度:70 °C
最低工作温度:输出极性:TRUE
封装主体材料:PLASTIC/EPOXY封装代码:DIP
封装等效代码:DIP14,.3封装形状:RECTANGULAR
封装形式:IN-LINE峰值回流温度(摄氏度):NOT SPECIFIED
电源:5 V最大电源电流(ICC):100 mA
可编程延迟线:NOProp。Delay @ Nom-Sup:28.5 ns
认证状态:Not Qualified子类别:Delay Lines
最大供电电压 (Vsup):5.25 V最小供电电压 (Vsup):4.75 V
标称供电电压 (Vsup):5 V表面贴装:NO
技术:TTL温度等级:COMMERCIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:PIN/PEG
端子节距:2.54 mm端子位置:DUAL
处于峰值回流温度下的最长时间:NOT SPECIFIED总延迟标称(td):28.5 ns
宽度:7.62 mm

SXTTLDM-113 数据手册

 浏览型号SXTTLDM-113的Datasheet PDF文件第2页 
Powered by ICminer.com Electronic-Library Service CopyRight 2003  

与SXTTLDM-113相关器件

型号 品牌 描述 获取价格 数据表
SXTTLDM-114 ETC Tapped Delay Line

获取价格

SXTTLDM-115 ETC Tapped Delay Line

获取价格

SXTTLDM-116 ETC Tapped Delay Line

获取价格

SXTTLDM-117 ETC Tapped Delay Line

获取价格

SXTTLDM-118 ETC Tapped Delay Line

获取价格

SXTTLDM-119 ETC Tapped Delay Line

获取价格