5秒后页面跳转
GAL39V18-15HD1 PDF预览

GAL39V18-15HD1

更新时间: 2024-09-21 20:42:19
品牌 Logo 应用领域
意法半导体 - STMICROELECTRONICS 时钟可编程逻辑
页数 文件大小 规格书
11页 600K
描述
EE PLD

GAL39V18-15HD1 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
Reach Compliance Code:not_compliantHTS代码:8542.39.00.01
风险等级:5.92架构:PLS-TYPE
最大时钟频率:67 MHzJESD-30 代码:R-XDIP-T24
JESD-609代码:e0输入次数:20
输出次数:10产品条款数:75
端子数量:24最高工作温度:70 °C
最低工作温度:封装主体材料:CERAMIC
封装代码:DIP封装等效代码:DIP24,.3
封装形状:RECTANGULAR封装形式:IN-LINE
电源:5 V可编程逻辑类型:EE PLD
传播延迟:15 ns认证状态:Not Qualified
子类别:Programmable Logic Devices标称供电电压:5 V
表面贴装:NO技术:CMOS
温度等级:COMMERCIAL端子面层:Tin/Lead (Sn/Pb)
端子形式:THROUGH-HOLE端子节距:2.54 mm
端子位置:DUALBase Number Matches:1

GAL39V18-15HD1 数据手册

 浏览型号GAL39V18-15HD1的Datasheet PDF文件第2页浏览型号GAL39V18-15HD1的Datasheet PDF文件第3页浏览型号GAL39V18-15HD1的Datasheet PDF文件第4页浏览型号GAL39V18-15HD1的Datasheet PDF文件第5页浏览型号GAL39V18-15HD1的Datasheet PDF文件第6页浏览型号GAL39V18-15HD1的Datasheet PDF文件第7页