5秒后页面跳转
CY8C3666AXI-052T PDF预览

CY8C3666AXI-052T

更新时间: 2024-01-17 12:09:13
品牌 Logo 应用领域
赛普拉斯 - CYPRESS 多功能外围设备微控制器和处理器时钟
页数 文件大小 规格书
112页 3686K
描述
Multifunction Peripheral, CMOS, PQFP100, TQFP-100

CY8C3666AXI-052T 技术参数

是否Rohs认证: 符合生命周期:Active
包装说明:TQFP-100Reach Compliance Code:compliant
ECCN代码:3A991.A.3HTS代码:8542.31.00.01
风险等级:5.6地址总线宽度:
位大小:8边界扫描:YES
总线兼容性:8051; I2C; I2S; IDE; LIN; PS/2; SIO; SMBUS; SPI; UARTCPU系列:8051
最大时钟频率:33 MHz外部数据总线宽度:
JESD-30 代码:S-PQFP-G100长度:14 mm
I/O 线路数量:62端子数量:100
最高工作温度:85 °C最低工作温度:-40 °C
封装主体材料:PLASTIC/EPOXY封装代码:LFQFP
封装等效代码:QFP100,.63SQ,20封装形状:SQUARE
封装形式:FLATPACK, LOW PROFILE, FINE PITCH峰值回流温度(摄氏度):NOT SPECIFIED
电源:2/5 V认证状态:Not Qualified
RAM(字节):8192RAM(字数):8000
ROM(单词):65536ROM可编程性:FLASH
座面最大高度:1.6 mm速度:67 MHz
子类别:Microcontrollers最大供电电压:5.5 V
最小供电电压:1.71 V标称供电电压:3.3 V
表面贴装:YES技术:CMOS
温度等级:INDUSTRIAL端子形式:GULL WING
端子节距:0.5 mm端子位置:QUAD
处于峰值回流温度下的最长时间:NOT SPECIFIED宽度:14 mm
Base Number Matches:1

CY8C3666AXI-052T 数据手册

 浏览型号CY8C3666AXI-052T的Datasheet PDF文件第4页浏览型号CY8C3666AXI-052T的Datasheet PDF文件第5页浏览型号CY8C3666AXI-052T的Datasheet PDF文件第6页浏览型号CY8C3666AXI-052T的Datasheet PDF文件第8页浏览型号CY8C3666AXI-052T的Datasheet PDF文件第9页浏览型号CY8C3666AXI-052T的Datasheet PDF文件第10页 
PRELIMINARY  
PSoC® 3: CY8C36 Family Datasheet  
Figure 2-3. 68-pin QFN Part Pinout[10]  
(GPIO) P2[6]  
(GPIO) P2[7]  
(I2C0: SCL, SIO) P12[4]  
P0[3] (GPIO, OpAmp0-/Extref0)  
P0[2] (GPIO, OpAmp0+)  
1
2
3
4
5
6
51  
50  
P0[1] (GPIO, OpAmp0out)  
P0[0] (GPIO, OpAmp2out)  
49  
48  
47  
Lines show Vddio  
to I/O supply  
association  
(I2C0: SDA, SIO) P12[5]  
Vssb  
Ind  
P12[3] (SIO)  
P12[2] (SIO)  
Vssd  
Vdda  
Vssa  
46  
45  
Vboost  
Vbat  
7
8
9
44  
43  
QFN  
(Top View)  
Vssd  
Vcca  
10  
42  
41  
XRES  
(TMS, SWDIO, GPIO) P1[0]  
(TCK, SWDCK, GPIO) P1[1]  
(configurable XRES, GPIO) P1[2]  
P15[3] (GPIO, kHz XTAL: Xi)  
P15[2] (GPIO, kHz XTAL: Xo)  
11  
12  
13  
40  
39  
P12[1] (SIO, I2C1: SDA)  
(TDO, SWV, GPIO) P1[3] 14  
38  
37  
36  
35  
P12[0] (SIO, 12C1: SCL)  
[9]  
(TDI, GPIO) P1[4]  
(nTRST, GPIO) P1[5]  
Vddio1  
15  
16  
17  
P3[7] (GPIO, OpAmp3out)  
[9]  
P3[6] (GPIO, OpAmp1out)  
Vddio3  
Notes  
8. Pins are Do Not Use (DNU) on devices without USB. The pin must be left floating.  
9. This feature on select devices only. See Ordering Information on page 100 for details.  
10. The center pad on the QFN package should be connected to digital ground (Vssd) for best mechanical, thermal, and electrical performance. If not connected to ground,  
it should be electrically floated and not connected to any other signal.  
Document Number: 001-53413 Rev. *I  
Page 7 of 112  
[+] Feedback  

与CY8C3666AXI-052T相关器件

型号 品牌 描述 获取价格 数据表
CY8C3666AXI-200 CYPRESS Programmable System-on-Chip (PSoC®)

获取价格

CY8C3666AXI-200T CYPRESS Multifunction Peripheral, CMOS, PQFP100, TQFP-100

获取价格

CY8C3666AXI-202 CYPRESS Programmable System-on-Chip (PSoC®)

获取价格

CY8C3666LTI-011 CYPRESS Programmable System-on-Chip (PSoC)

获取价格

CY8C3666LTI-012 CYPRESS Programmable System-on-Chip (PSoC)

获取价格

CY8C3666LTI-025 CYPRESS Programmable System-on-Chip (PSoC)

获取价格