5秒后页面跳转
AD6634BBCZ PDF预览

AD6634BBCZ

更新时间: 2024-02-09 08:50:30
品牌 Logo 应用领域
罗彻斯特 - ROCHESTER 蜂窝电信电信集成电路
页数 文件大小 规格书
53页 1581K
描述
TELECOM, CELLULAR, BASEBAND CIRCUIT, PBGA196, 15 MM X 15 MM, BGA-196

AD6634BBCZ 技术参数

是否无铅: 含铅是否Rohs认证: 符合
生命周期:Active零件包装代码:BGA
包装说明:BGA,针数:196
Reach Compliance Code:compliantECCN代码:5A991.B.1
HTS代码:8542.31.00.01风险等级:5.13
JESD-30 代码:S-PBGA-B196JESD-609代码:e1
长度:15 mm湿度敏感等级:3
功能数量:1端子数量:196
最高工作温度:85 °C最低工作温度:-40 °C
封装主体材料:PLASTIC/EPOXY封装代码:BGA
封装形状:SQUARE封装形式:GRID ARRAY
峰值回流温度(摄氏度):260认证状态:Not Qualified
标称供电电压:2.5 V表面贴装:YES
技术:CMOS电信集成电路类型:BASEBAND CIRCUIT
温度等级:INDUSTRIAL端子面层:Tin/Silver/Copper (Sn96.5Ag3.0Cu0.5)
端子形式:BALL端子节距:1 mm
端子位置:BOTTOM处于峰值回流温度下的最长时间:NOT SPECIFIED
宽度:15 mmBase Number Matches:1

AD6634BBCZ 数据手册

 浏览型号AD6634BBCZ的Datasheet PDF文件第1页浏览型号AD6634BBCZ的Datasheet PDF文件第2页浏览型号AD6634BBCZ的Datasheet PDF文件第4页浏览型号AD6634BBCZ的Datasheet PDF文件第5页浏览型号AD6634BBCZ的Datasheet PDF文件第6页浏览型号AD6634BBCZ的Datasheet PDF文件第7页 
AD6634  
TABLE OF CONTENTS  
FEATURES . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1  
APPLICATIONS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1  
GENERAL DESCRIPTION . . . . . . . . . . . . . . . . . . . . . . . . . 4  
ARCHITECTURE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4  
ABSOLUTE MAXIMUM RATINGS . . . . . . . . . . . . . . . . . 6  
THERMAL CHARACTERISTICS . . . . . . . . . . . . . . . . . . . 6  
EXPLANATION OF TEST LEVELS . . . . . . . . . . . . . . . . . 6  
ORDERING GUIDE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6  
RECOMMENDED OPERATING CONDITIONS . . . . . . . 7  
ELECTRICAL CHARACTERISTICS . . . . . . . . . . . . . . . . . 7  
GENERAL TIMING CHARACTERISTICS . . . . . . . . . . . . 8  
MICROPROCESSOR PORT TIMING CHARACTERISTICS 9  
TIMING DIAGRAMS . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10  
PIN CONFIGURATION . . . . . . . . . . . . . . . . . . . . . . . . . . 17  
PIN FUNCTION DESCRIPTIONS . . . . . . . . . . . . . . . . . 18  
EXAMPLE FILTER RESPONSE . . . . . . . . . . . . . . . . . . . 19  
INPUT DATA PORTS . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20  
Input Data Format . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20  
Input Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20  
Input Enable Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20  
Gain Switching . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21  
Input Data Scaling . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21  
Scaling with Fixed-Point ADCs . . . . . . . . . . . . . . . . . . . . 21  
Scaling with Floating-Point or Gain-Ranging ADCs . . . . 22  
NUMERICALLY CONTROLLED OSCILLATOR . . . . . 22  
Frequency Translation . . . . . . . . . . . . . . . . . . . . . . . . . . . 22  
NCO Frequency Hold-Off Register . . . . . . . . . . . . . . . . . 23  
Phase Offset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23  
NCO Control Register . . . . . . . . . . . . . . . . . . . . . . . . . . . 23  
Bypass . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23  
Phase Dither . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23  
Amplitude Dither . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23  
Clear Phase Accumulator on HOP . . . . . . . . . . . . . . . . . . 23  
Input Enable Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23  
Mode 00: Blank on IEN Low . . . . . . . . . . . . . . . . . . . . . . 23  
Mode 01: Clock on IEN High . . . . . . . . . . . . . . . . . . . . . 23  
Mode 10: Clock on IEN Transition to High . . . . . . . . . . 24  
Mode 11: Clock on IEN Transition to Low . . . . . . . . . . . 24  
WB Input Select . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24  
Sync Select . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24  
SECOND ORDER rCIC FILTER . . . . . . . . . . . . . . . . . . . 24  
rCIC2 Rejection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25  
Example Calculations . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25  
Decimation and Interpolation Registers . . . . . . . . . . . . . . 25  
rCIC2 Scale . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25  
FIFTH ORDER CIC FILTER . . . . . . . . . . . . . . . . . . . . . . 25  
CIC5 Rejection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26  
RAM COEFFICIENT FILTER . . . . . . . . . . . . . . . . . . . . . 27  
RCF Decimation Register . . . . . . . . . . . . . . . . . . . . . . . . 27  
RCF Decimation Phase . . . . . . . . . . . . . . . . . . . . . . . . . . 27  
RCF Filter Length . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27  
RCF Output Scale Factor and Control Register . . . . . . . . 27  
INTERPOLATING HALF-BAND FILTERS . . . . . . . . . . 28  
AUTOMATIC GAIN CONTROL . . . . . . . . . . . . . . . . . . . 28  
The AGC Loop . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29  
Desired Signal Level Mode . . . . . . . . . . . . . . . . . . . . . . . 29  
Desired Clipping Level Mode . . . . . . . . . . . . . . . . . . . . . 31  
Synchronization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31  
USER CONFIGURABLE BUILT-IN SELF TEST (BIST) 31  
RAM BIST . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31  
Channel BIST . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31  
CHIP SYNCHRONIZATION . . . . . . . . . . . . . . . . . . . . . . 32  
Start . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32  
Start with No Sync . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32  
Start with Soft Sync . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32  
Start with Pin Sync . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32  
Hop . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32  
Set Freq No Hop . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33  
Hop with Soft Sync . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33  
Hop with Pin Sync . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33  
PARALLEL OUTPUT PORTS . . . . . . . . . . . . . . . . . . . . . 33  
Channel Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33  
AGC Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 34  
Master/Slave PCLK Modes . . . . . . . . . . . . . . . . . . . . . . . 35  
Parallel Port Pin Functionality . . . . . . . . . . . . . . . . . . . . . 35  
LINK PORT . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 35  
Link Port Data Format . . . . . . . . . . . . . . . . . . . . . . . . . . 35  
Link Port Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 36  
TigerSHARC Configuration . . . . . . . . . . . . . . . . . . . . . . 36  
MEMORY MAPS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 36  
0x00–0x7F: Coefficient Memory (CMEM) . . . . . . . . . . . 36  
0x80: Channel Sleep Register . . . . . . . . . . . . . . . . . . . . . . 37  
0x81: Soft_SYNC Register . . . . . . . . . . . . . . . . . . . . . . . . 37  
0x82: Pin_SYNC Register . . . . . . . . . . . . . . . . . . . . . . . . 37  
0x83: Start Hold-Off Counter . . . . . . . . . . . . . . . . . . . . . 37  
0x84: NCO Frequency Hold-Off Counter . . . . . . . . . . . . 37  
0x85: NCO Frequency Register 0 . . . . . . . . . . . . . . . . . . 37  
0x86: NCO Frequency Register 1 . . . . . . . . . . . . . . . . . . 38  
0x87: NCO Phase Offset Register . . . . . . . . . . . . . . . . . . 38  
0x88: NCO Control Register . . . . . . . . . . . . . . . . . . . . . . 38  
0x90: rCIC2 Decimation–1 (MrCIC2–1) . . . . . . . . . . . . . . 39  
0x91: rCIC2 Interpolation–1 (LrCIC2–1) . . . . . . . . . . . . . . 39  
0x92: rCIC2 Scale . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39  
0x93: . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40  
0x94: CIC5 Decimation–1 (MCIC5–1) . . . . . . . . . . . . . . . 40  
0x95: CIC5 Scale . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40  
0x96: . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40  
0xA0: RCF Decimation–1 (MRCF–1) . . . . . . . . . . . . . . . . 40  
0xA1: RCF Decimation Phase (PRCF  
) . . . . . . . . . . . . . . . 40  
0xA2: RCF Number of Taps Minus One (NRCF–1) . . . . . 40  
0xA3: RCF Coefficient Offset (CORCF) . . . . . . . . . . . . . . 40  
0xA4: RCF Control Register . . . . . . . . . . . . . . . . . . . . . . 40  
0xA5: BIST Register for I . . . . . . . . . . . . . . . . . . . . . . . . 40  
0xA6: BIST Register for Q . . . . . . . . . . . . . . . . . . . . . . . . 40  
0xA7: BIST Control Register . . . . . . . . . . . . . . . . . . . . . . 41  
0xA8: RAM BIST Control Register . . . . . . . . . . . . . . . . . 41  
0xA9: Output Control Register . . . . . . . . . . . . . . . . . . . . 41  
Memory Map for Input Port Control Registers . . . . . . . . . . 41  
Input Port Control Registers . . . . . . . . . . . . . . . . . . . . . . 41  
0x00 Lower Threshold A . . . . . . . . . . . . . . . . . . . . . . . . . 41  
0x01 Upper Threshold A . . . . . . . . . . . . . . . . . . . . . . . . . 41  
0x02 Dwell Time A . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41  
0x03 Gain Range A Control Register . . . . . . . . . . . . . . . . 41  
0x04 Lower Threshold B . . . . . . . . . . . . . . . . . . . . . . . . . 42  
0x05 Upper Threshold B . . . . . . . . . . . . . . . . . . . . . . . . . 42  
0x06 Dwell Time B . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 42  
0x07 Gain Range B Control Register . . . . . . . . . . . . . . . . 42  
–2–  
REV. 0  

与AD6634BBCZ相关器件

型号 品牌 描述 获取价格 数据表
AD6634BC/PCB ADI 80 MSPS, Dual-Channel WCDMA Receive Signal Processor (RSP)

获取价格

AD6634PCB ADI 80 MSPS, Dual-Channel WCDMA Receive Signal Processor (RSP)

获取价格

AD6634XBC ADI IC TELECOM, CELLULAR, BASEBAND CIRCUIT, PBGA196, 15 X 15 MM, BGA-196, Cellular Telephone C

获取价格

AD6635 ADI 4-Channel, 80 MSPS WCDMA Receive Signal Processor (RSP)

获取价格

AD6635BB ADI 4-Channel, 80 MSPS WCDMA Receive Signal Processor (RSP)

获取价格

AD6635BB/PCB ADI 4-Channel, 80 MSPS WCDMA Receive Signal Processor (RSP)

获取价格