5秒后页面跳转
A4K-L67140L-55 PDF预览

A4K-L67140L-55

更新时间: 2024-01-02 07:26:11
品牌 Logo 应用领域
TEMIC 静态存储器内存集成电路
页数 文件大小 规格书
16页 196K
描述
Dual-Port SRAM, 1KX8, 55ns, CMOS, PQCC48, LCC-48

A4K-L67140L-55 技术参数

生命周期:Obsolete零件包装代码:LCC
包装说明:QCCN,针数:48
Reach Compliance Code:unknownECCN代码:EAR99
HTS代码:8542.32.00.41风险等级:5.84
最长访问时间:55 nsJESD-30 代码:S-PQCC-N48
长度:14.315 mm内存密度:8192 bit
内存集成电路类型:DUAL-PORT SRAM内存宽度:8
功能数量:1端子数量:48
字数:1024 words字数代码:1000
工作模式:ASYNCHRONOUS最高工作温度:125 °C
最低工作温度:-40 °C组织:1KX8
封装主体材料:PLASTIC/EPOXY封装代码:QCCN
封装形状:SQUARE封装形式:CHIP CARRIER
并行/串行:PARALLEL认证状态:Not Qualified
座面最大高度:2.26 mm最大供电电压 (Vsup):3.6 V
最小供电电压 (Vsup):3 V标称供电电压 (Vsup):3.3 V
表面贴装:YES技术:CMOS
温度等级:AUTOMOTIVE端子形式:NO LEAD
端子节距:1.02 mm端子位置:QUAD
宽度:14.315 mmBase Number Matches:1

A4K-L67140L-55 数据手册

 浏览型号A4K-L67140L-55的Datasheet PDF文件第1页浏览型号A4K-L67140L-55的Datasheet PDF文件第3页浏览型号A4K-L67140L-55的Datasheet PDF文件第4页浏览型号A4K-L67140L-55的Datasheet PDF文件第5页浏览型号A4K-L67140L-55的Datasheet PDF文件第6页浏览型号A4K-L67140L-55的Datasheet PDF文件第7页 
L67130/L67140  
Interface  
Pin Configuration  
52 PIN PLCC (top view)  
48 PIN PLCC (top view)  
48 PIN DIL (top view), ceramic,  
plastic 600 mils  
64 PIN VQFP  
(top view)  
Block Diagram  
Notes : 1. L 67130 (MASTER) : BUSY is open drain output and requires pullup resistor  
L 67140 (SLAVE) : BUSY in input  
2. Open drain output requires pull-up resistor.  
2
MATRA MHS  
Rev. D (19 Fev. 97)  

与A4K-L67140L-55相关器件

型号 品牌 描述 获取价格 数据表
A4K-L67140L-70 TEMIC Dual-Port SRAM, 1KX8, 70ns, CMOS, PQCC48, LCC-48

获取价格

A4K-L67140V-45 TEMIC Dual-Port SRAM, 1KX8, 45ns, CMOS, PQCC48, LCC-48

获取价格

A4K-L67140V-55 TEMIC Dual-Port SRAM, 1KX8, 55ns, CMOS, PQCC48, LCC-48

获取价格

A4K-L67140V-70 TEMIC Dual-Port SRAM, 1KX8, 70ns, CMOS, PQCC48, LCC-48

获取价格

A4K-L67142L-45 TEMIC Dual-Port SRAM, 2KX8, 45ns, CMOS, LCC-48

获取价格

A4K-L67142L-55 TEMIC Dual-Port SRAM, 2KX8, 55ns, CMOS, LCC-48

获取价格