5秒后页面跳转
74AUP1G885GD PDF预览

74AUP1G885GD

更新时间: 2024-02-01 16:07:37
品牌 Logo 应用领域
恩智浦 - NXP 栅极逻辑集成电路石英晶振光电二极管
页数 文件大小 规格书
19页 99K
描述
Low-power dual function gate

74AUP1G885GD 技术参数

是否Rohs认证: 符合生命周期:Active
包装说明:VSON,Reach Compliance Code:compliant
HTS代码:8542.39.00.01风险等级:5.63
Is Samacsys:N系列:AUP/ULP/V
JESD-30 代码:R-PDSO-N8JESD-609代码:e3
长度:1.95 mm逻辑集成电路类型:XOR GATE
湿度敏感等级:1功能数量:2
输入次数:3端子数量:8
最高工作温度:125 °C最低工作温度:-40 °C
封装主体材料:PLASTIC/EPOXY封装代码:VSON
封装形状:RECTANGULAR封装形式:SMALL OUTLINE, VERY THIN PROFILE
峰值回流温度(摄氏度):260传播延迟(tpd):23.7 ns
认证状态:Not Qualified座面最大高度:0.5 mm
最大供电电压 (Vsup):3.6 V最小供电电压 (Vsup):0.8 V
标称供电电压 (Vsup):1.1 V表面贴装:YES
技术:CMOS温度等级:AUTOMOTIVE
端子面层:Tin (Sn)端子形式:NO LEAD
端子节距:0.5 mm端子位置:DUAL
处于峰值回流温度下的最长时间:30宽度:1 mm
Base Number Matches:1

74AUP1G885GD 数据手册

 浏览型号74AUP1G885GD的Datasheet PDF文件第13页浏览型号74AUP1G885GD的Datasheet PDF文件第14页浏览型号74AUP1G885GD的Datasheet PDF文件第15页浏览型号74AUP1G885GD的Datasheet PDF文件第16页浏览型号74AUP1G885GD的Datasheet PDF文件第17页浏览型号74AUP1G885GD的Datasheet PDF文件第18页 
74AUP1G885  
NXP Semiconductors  
Low-power dual function gate  
18. Contents  
1
2
3
4
5
General description . . . . . . . . . . . . . . . . . . . . . . 1  
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1  
Ordering information. . . . . . . . . . . . . . . . . . . . . 2  
Marking . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2  
Functional diagram . . . . . . . . . . . . . . . . . . . . . . 2  
6
6.1  
6.2  
Pinning information. . . . . . . . . . . . . . . . . . . . . . 3  
Pinning . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3  
Pin description . . . . . . . . . . . . . . . . . . . . . . . . . 3  
7
Functional description . . . . . . . . . . . . . . . . . . . 4  
Limiting values. . . . . . . . . . . . . . . . . . . . . . . . . . 4  
Recommended operating conditions. . . . . . . . 5  
Static characteristics. . . . . . . . . . . . . . . . . . . . . 5  
Dynamic characteristics . . . . . . . . . . . . . . . . . . 9  
Waveforms . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11  
Package outline . . . . . . . . . . . . . . . . . . . . . . . . 13  
Abbreviations. . . . . . . . . . . . . . . . . . . . . . . . . . 17  
Revision history. . . . . . . . . . . . . . . . . . . . . . . . 17  
8
9
10  
11  
12  
13  
14  
15  
16  
Legal information. . . . . . . . . . . . . . . . . . . . . . . 18  
Data sheet status . . . . . . . . . . . . . . . . . . . . . . 18  
Definitions. . . . . . . . . . . . . . . . . . . . . . . . . . . . 18  
Disclaimers . . . . . . . . . . . . . . . . . . . . . . . . . . . 18  
Trademarks. . . . . . . . . . . . . . . . . . . . . . . . . . . 18  
16.1  
16.2  
16.3  
16.4  
17  
18  
Contact information. . . . . . . . . . . . . . . . . . . . . 18  
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19  
Please be aware that important notices concerning this document and the product(s)  
described herein, have been included in section ‘Legal information’.  
© NXP B.V. 2009.  
All rights reserved.  
For more information, please visit: http://www.nxp.com  
For sales office addresses, please send an email to: salesaddresses@nxp.com  
Date of release: 26 June 2009  
Document identifier: 74AUP1G885_5  

与74AUP1G885GD相关器件

型号 品牌 描述 获取价格 数据表
74AUP1G885GD,125 NXP 74AUP1G885 - Low-power dual function gate SON 8-Pin

获取价格

74AUP1G885GF,115 NXP 74AUP1G885 - Low-power dual function gate SON 8-Pin

获取价格

74AUP1G885GM NXP Low-power dual function gate

获取价格

74AUP1G885GM-G NXP IC,LOGIC GATE,3-IN DUAL-FUNC,CMOS,LLCC,8PIN,PLASTIC

获取价格

74AUP1G885GN NEXPERIA Low-power dual function gateProduction

获取价格

74AUP1G885GS NEXPERIA Low-power dual function gateProduction

获取价格