5秒后页面跳转
TTMM54C32F PDF预览

TTMM54C32F

更新时间: 2023-08-15 00:00:00
品牌 Logo 应用领域
美国国家半导体 - NSC 逻辑集成电路触发器
页数 文件大小 规格书
3页 139K
描述
OR Gate, CMOS, CDFP14

TTMM54C32F 技术参数

是否Rohs认证: 不符合生命周期:Active
包装说明:DFP, FL14,.3Reach Compliance Code:unknown
风险等级:5.86JESD-30 代码:R-XDFP-F14
负载电容(CL):50 pF逻辑集成电路类型:OR GATE
最大I(ol):0.00036 A端子数量:14
最高工作温度:125 °C最低工作温度:-55 °C
封装主体材料:CERAMIC封装代码:DFP
封装等效代码:FL14,.3封装形状:RECTANGULAR
封装形式:FLATPACK电源:5/15 V
Prop。Delay @ Nom-Sup:150 ns认证状态:Not Qualified
施密特触发器:NO子类别:Gates
表面贴装:YES技术:CMOS
温度等级:MILITARY端子形式:FLAT
端子节距:1.27 mm端子位置:DUAL
Base Number Matches:1

TTMM54C32F 数据手册

 浏览型号TTMM54C32F的Datasheet PDF文件第2页浏览型号TTMM54C32F的Datasheet PDF文件第3页 

与TTMM54C32F相关器件

型号 品牌 获取价格 描述 数据表
TTMM54C32J/883C NSC

获取价格

OR Gate, CMOS, CDIP14
TTMM54C32W/883B NSC

获取价格

OR Gate, CMOS, CDFP14
TTMM54C32W/883C NSC

获取价格

OR Gate, CMOS, CDFP14
TTMM54C73F NSC

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, CMOS, CDFP14
TTMM54C73J NSC

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, CMOS, CDIP14
TTMM54C73J/883 NSC

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, CMOS, CDIP14
TTMM54C74F TI

获取价格

D Flip-Flop, 2-Func, Positive Edge Triggered, CMOS, CDFP14
TTMM54C74J/883C TI

获取价格

D Flip-Flop, 2-Func, Positive Edge Triggered, CMOS, CDIP14
TTMM54C74J-MIL TI

获取价格

D Flip-Flop, 2-Func, Positive Edge Triggered, CMOS, CDIP14
TTMM54C86J/883 NSC

获取价格

XOR Gate, CMOS, CDIP14