5秒后页面跳转
PWD-21-25MC2 PDF预览

PWD-21-25MC2

更新时间: 2024-10-01 05:45:31
品牌 Logo 应用领域
DATADELAY 逻辑集成电路延迟线
页数 文件大小 规格书
1页 48K
描述
Pulse Discriminator Delay Line, 1-Func, 1-Tap, True Output, TTL,

PWD-21-25MC2 技术参数

是否无铅: 含铅是否Rohs认证: 不符合
生命周期:ActiveReach Compliance Code:compliant
HTS代码:8542.39.00.01风险等级:5.72
其他特性:IN-HOUSE BURN-IN AND THERMAL SHOCK; TEMP. COEFF. SPECIFIED OVER 0 TO 70 DEG. CEL.系列:F
JESD-30 代码:R-XDSO-G14长度:19.812 mm
逻辑集成电路类型:PULSE DISCRIMINATOR DELAY LINE功能数量:1
抽头/阶步数:1端子数量:14
最高工作温度:125 °C最低工作温度:-55 °C
输出极性:TRUE封装主体材料:UNSPECIFIED
封装代码:SOP封装形状:RECTANGULAR
封装形式:SMALL OUTLINE峰值回流温度(摄氏度):NOT SPECIFIED
最大电源电流(ICC):32 mA可编程延迟线:NO
认证状态:Not Qualified座面最大高度:7.112 mm
最大供电电压 (Vsup):5.25 V最小供电电压 (Vsup):4.75 V
标称供电电压 (Vsup):5 V表面贴装:YES
技术:TTL温度等级:MILITARY
端子形式:GULL WING端子节距:2.54 mm
端子位置:DUAL处于峰值回流温度下的最长时间:NOT SPECIFIED
Base Number Matches:1

PWD-21-25MC2 数据手册

  

与PWD-21-25MC2相关器件

型号 品牌 获取价格 描述 数据表
PWD-21-25ME7 DATADELAY

获取价格

Pulse Discriminator Delay Line, 1-Func, 1-Tap, True Output, TTL, DIP-14/8
PWD-21-30 DATADELAY

获取价格

PULSE WIDTH DISCRIMINATOR
PWD21-30 ETC

获取价格

Logic IC
PWD-21-300 DATADELAY

获取价格

PULSE WIDTH DISCRIMINATOR
PWD21-300 ETC

获取价格

Logic IC
PWD-21-30MC2 DATADELAY

获取价格

Pulse Discriminator Delay Line, 1-Func, 1-Tap, True Output, TTL,
PWD-21-35 DATADELAY

获取价格

PULSE WIDTH DISCRIMINATOR
PWD21-35 ETC

获取价格

Logic IC
PWD-21-40 DATADELAY

获取价格

PULSE WIDTH DISCRIMINATOR
PWD21-40 ETC

获取价格

Logic IC